在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
[求助] 学数字IC-论文难发啊 coolyafeng 2012-10-18 22655 higoogle 2012-10-21 02:12
如何设计这样一个串并变换的模块,有特殊要求 ssss1983 2007-6-9 23387 xiaqianbin 2012-10-21 00:18
卫星导航-我们必须发展北斗 fanyan861110 2012-10-20 04014 fanyan861110 2012-10-20 18:39
[原创] 坚决抵制synopsys到处收购的垄断做法,希望有更多的eda公司出现 杀猪的日子 2012-9-1 73512 lodestar6666 2012-10-20 18:26
[求助] 求做时钟按键思路 zjsxwc 2012-10-20 13762 cyberly 2012-10-20 14:42
[讨论] Quartus ii 时钟约束后,越编越烂? keyway 2012-10-20 01992 keyway 2012-10-20 12:54
求助:在ISE中无法调用Synplify WSQ927 2008-4-25 95072 kekeguda 2012-10-20 11:15
[原创] 在DC中set_driving_cell 和set_input_transition用的着都设置吗? tntdog 2012-10-19 47029 tntdog 2012-10-20 08:31
关于Leon3 yeluisajoke 2008-7-25 13169 canito777 2012-10-20 06:22
[求助] 用VHDL语言设计一个频率计 - [悬赏 100 信元资产] vhdml 2012-10-19 34233 vhdml 2012-10-19 14:44
有没有人安装过VERA6.2.8(linux版本) lyu 2005-7-7 84143 canito777 2012-10-19 13:33
[求助] xilinx ise13 如何约束总线信号引脚到引脚的相对时延 wangxie_1112 2012-10-19 02535 wangxie_1112 2012-10-19 13:04
[求助] timing报告怎么会有DCM信号问题? yangchao1t 2012-10-19 02137 yangchao1t 2012-10-19 12:07
[求助] spartan6 一个BANK 支持两片DDR2不? shiyinjita 2012-10-19 01973 shiyinjita 2012-10-19 10:52
[求助] ISE13.2调用$random报错 SwordTiger 2012-4-10 25798 leebt 2012-10-19 10:26
[求助] 滤波结果的数据位如何截取? jeer630 2012-10-19 18701 neoitachi 2012-10-19 09:51
[求助] 关于signal tap II 逻辑分析仪的几点小白问题 jeer630 2012-10-17 33405 yp19890718 2012-10-19 09:41
[原创] FPGA的sigal tap怎么用,求大神 shuaishuaif22 2012-10-18 32368 tiangua 2012-10-18 23:43
[求助] modelsim视频教程 flwlucky 2012-10-18 13979 njdemale 2012-10-18 20:31
[求助] synplify 2012 与 Quartus ii 12.0 问题好多? keyway 2012-10-17 13533 飞扬紫百合 2012-10-18 16:38
[求助] 关于DSP与FIFO之间的交互的疑惑,求解答 326151792 2012-10-18 35539 fei_yang 2012-10-18 16:34
[求助] AHB协议下,HOST读写时钟能不能分离? 刹那天堂 2012-10-18 43183 飞扬紫百合 2012-10-18 16:29
[求助] altera的pcie是不是后面非得接avalon-st呢? caiying1909 2012-10-18 27340 caiying1909 2012-10-18 15:39
[求助] ise map能通但par 不通 yangchao1t 2012-10-17 64123 lizxgg 2012-10-18 13:55
[求助] 有哪位大侠知道PCM音频数据的存放格式 刺猬精灵 2012-10-17 12318 falloutmx 2012-10-18 11:11
[求助] ise map 时DCM警告 yangchao1t 2012-10-18 02563 yangchao1t 2012-10-18 10:59
[求助] Area constraint could not be met for block .., 但综合后的slice足够(占55%) yangchao1t 2012-10-18 03248 yangchao1t 2012-10-18 10:56
求助:夏宇闻eeprom 中可综合问题 leecholsoo 2008-6-27 23191 9065574912 2012-10-18 10:42
[讨论] 求高速ADC推荐 tigerajs 2012-10-18 01986 tigerajs 2012-10-18 10:29
[求助] 哪位壮士对以太网phy有了解 求帮助 一灯大师 2012-9-27 75353 mailtoyj 2012-10-18 10:13
[求助] sdram问题 tangate 2012-10-9 32191 mailtoyj 2012-10-18 10:12
[求助] 分频时钟定义(DC综合) cxj2010 2012-10-16 33878 教父 2012-10-17 23:30
[求助] 高手,请问VHDL 的 WHEL 怎么用才可以? keyway 2012-10-17 44209 keyway 2012-10-17 20:36
[求助] Found area constraint ratio of 100 (+ 5) on block top, actual ratio is 52意义 yangchao1t 2012-10-17 04161 yangchao1t 2012-10-17 18:08
[讨论] 各位同僚画逻辑电路图都用什么工具啊 shxr 2012-10-16 33655 shxr 2012-10-17 16:04
下一页 »

快速发帖

还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 用户协议&隐私声明| 版权投诉通道| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-12-23 19:26 , Processed in 0.067773 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部 返回版块