在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2875|回复: 3

[求助] 关于signal tap II 逻辑分析仪的几点小白问题

[复制链接]
发表于 2012-10-17 19:57:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
1. 逻辑分析仪和modelsim仿真有何区别?
2. 逻辑分析仪是否必须连接开发板呢? 如果不是,连接与不连接有什么区别呢?  3. 如果需要在逻辑分析仪中添加稍微复杂的激励,比如正弦或其他函数,最简易的方式是什么呢?
发表于 2012-10-17 20:16:53 | 显示全部楼层
利用SignaTap II 逻辑分析仪可以实时监视设计代码内部的一些信号,主要是各个模块的端口信号以及寄存器信号,给设计代码的在线调试提供帮助。
发表于 2012-10-17 20:34:43 | 显示全部楼层
这 2 个工具都是软核,直接烧入 FPGA 内运行,PC 使用 J-TAG 读取资料,缺点必须耗损 FPGA RAM与LE模块.
In-System memory 耗损RAM最大!

正弦只是资料型态输出,signal tap II 可以看到
modelsim 是仿真,signal tap II是实际的波型输出

signal tap II 与In-System memory 是目前 FPGA 开发的必备工具,各家都有类似的工具
必竟目前时代FPGA分析都是上百条线,外接的逻辑分析仪也找不到那么多条,况且讯号还要引出外部..
发表于 2012-10-19 09:41:23 | 显示全部楼层
楼上两位正解!
MODELSIM是虚拟仿真,
SIGNAL TAP是物理仿真
正弦波形在MODELSIM上可用,但在物理仿真上是行不通的,只能将正弦波数字量化然后连接DA/AD转换器
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-27 03:05 , Processed in 0.040677 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表