在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
[原创] 帖子咋回复哦,没找到 daiqilin 2019-2-26 11688 wjyuu 2019-2-26 10:24
[求助] timequest问题 senasdf 2019-2-21 21651 senasdf 2019-2-25 14:07
[求助] 请问有谁用过actel公司的libero软件的ram IP核 chang75161 2018-8-6 24397 Cuppi 2019-2-25 10:05
[求助] systemverilog中的coverage在modelsim中如何报告出来 attach_img wangjun403 2019-2-23 02331 wangjun403 2019-2-23 22:16
[原创] 学FPGA入门学习资料(fpga开发板视频教程) xuehua_12 2019-1-8 12335 ranqi 2019-2-23 20:37
[求助] Formality match了两个不一样的point XuJian92 2019-1-10 12059 ranqi 2019-2-23 20:35
[求助] FPGA跨时钟相位对齐问题  ...2 atomdust 2016-4-26 169100 ranqi 2019-2-23 20:33
[求助] 请问下各位DFT compiler是DC的一个插件吗 sages 2012-5-6 94277 ranqi 2019-2-23 20:32
[求助] 请问异步复位和同步复位的优缺点各是?  ...2 sages 2012-6-7 159926 ranqi 2019-2-23 20:31
[原创] aldec win32版本的Riviera-PRO和ahdl均可以产生fsdb happygadbee 2018-1-11 22470 ranqi 2019-2-23 20:29
[求助] IP核 clock wizard问题 attach_img 成谶 2017-3-4 32844 ranqi 2019-2-23 20:28
关于VCS仿真看波形的问题  ...2 无相无住 2009-6-27 1616788 ranqi 2019-2-23 20:26
[解决] 承接fpga项目,本科和研究生毕业设计 沛凝一鸣 2018-3-1 63709 ranqi 2019-2-23 20:25
[求助] vivado的IP核的xdc约束与顶层约束发生冲突怎么处理 daneast 2017-2-23 36168 ranqi 2019-2-23 20:21
[讨论] set_multicycle_path约束的特殊情况 mengdexiaolian 2018-9-4 32359 ranqi 2019-2-23 20:20
[求助] vcs 2009.12在ubuntu 10.04 64bit下缺少库文件?  ...2 thesoloist 2010-6-15 1111810 ranqi 2019-2-23 20:19
[原创] Sdk重新导出 attach_img chenjun1234 2019-2-5 52782 ranqi 2019-2-23 15:34
[原创] verilog重点解析  ...2 iNostory 2019-2-7 105378 iNostory 2019-2-23 13:48
[求助] scan clock 周期参数修改 fangwang85 2019-2-12 11685 ranqi 2019-2-23 13:31
[求助] hls编译C/RTL Co-simulation遇到问题,求指教 yangguo_10 2019-2-12 13559 ranqi 2019-2-23 12:23
[求助] verilog中设计一个上升沿触发单脉冲发生器 attach_img AngelFK 2019-2-14 45664 ranqi 2019-2-23 12:23
[求助] 求助用VCS_MX产生fsdb文件时报错  ...2 HADIST 2013-5-18 1115213 ever4ever 2019-2-22 16:33
[讨论] 请教各位,vcs仿真,verdi查看波形,部分信号是NF ppeezz 2019-1-9 38302 547925053 2019-2-22 13:17
[求助] Vivado中是否有类似QuartusII中的ISSP在线调试的IP核? fuxiaolicaicai 2019-2-21 12405 asic_service 2019-2-22 12:44
[求助] DC综合各种warning展览。。。 petrel87 2016-5-31 34476 y23angchen 2019-2-22 10:35
[求助] Reconverged Clock是什么意思? atom-x 2019-2-14 42208 atom-x 2019-2-22 09:02
[求助] altera max10 jtag 下载速度在哪里设置? qd0090 2019-2-21 02049 qd0090 2019-2-21 21:17
[原创] Verilog参数问题??  ...2 lailix 2017-7-4 124122 jliou1234 2019-2-21 13:08
[求助] modelsim覆盖率问题求助 attach_img xd266710126 2019-2-21 11879 xd266710126 2019-2-21 11:01
[求助] ncverilog问题 attach_img  ...2 nazhaahai 2012-8-15 1911156 jack570321 2019-2-19 20:46
[讨论] vivado会取代ise吗?该学习哪个?  ...2345 cyberly 2012-9-22 4127894 zhangwei_it 2019-2-19 15:25
[求助] 请教VCS和verdi怎么联合使用  ...23 bob_haohao 2012-4-26 2411095 tiennguyen 2019-2-19 12:23
[求助] 求助,求助大神帮忙生成一个SMIC .18的 256x64的SRAM zhangjiawen 2016-8-30 12572 zhaigf044 2019-2-19 09:38
[求助] FPGA开发板原理图设计 lolina 2019-2-18 21579 shancjb 2019-2-18 23:32
[求助] CYCLONE系列FPGA开发板原理图设计 lolina 2019-2-18 11420 lolina 2019-2-18 09:25
下一页 »

快速发帖

还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-14 18:46 , Processed in 0.032549 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部 返回版块