在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
投票 [调查] 模拟电路自动化设计软件EDA attach_img  ...2 Eeking 2018-11-29 1713694 andersondon 2025-5-13 14:32
悬赏 [求助] FIA电容充放电过程 - [悬赏 50 信元资产] attach_img  ...2 Ryukyuvania 2024-11-11 122070 star_wyl 2025-5-13 14:13
悬赏 [求助] 关于分频器相噪的一些问题 - [已解决] attach_img S_WL 2025-5-13 6489 tanborui123 2025-5-13 13:56
[求助] 为什么THD不随着输入信号的幅度下降而下降 新人帖 似水无涯 2025-4-29 4397 nanke 2025-5-13 13:49
cadence analogLib 中的mind怎么用? attach_img  ...23 cool_snake 2008-8-18 2121867 ExTimeless 2025-5-13 13:39
[原创] Rx链路,LNA用一级和两级差异在哪里? sixye 2025-4-29 1346 sixye 2025-5-13 11:11
[求助] 关于运放PSRR的问题 dt9025a 2025-4-8 5592 QM_WEI 2025-5-13 11:06
[讨论] 前仿加寄生电容? 山石元田 2024-4-22 42269 梨柚茗 2025-5-13 10:44
[求助] VCO pss仿真不收敛 新人帖 attach_img  ...23 LeiHu 2023-6-30 267330 Bunny一步步 2025-5-13 10:23
悬赏 [求助] sar adc后仿真结果很差 - [已解决] attach_img  ...2 送送送 2020-12-14 1711090 JinJim 2025-5-13 10:23
[求助] 在cadence virtuoso中测试SAR ADC的静态性能指标 attach_img RedHe 2024-7-2 72407 Canyou. 2025-5-13 10:23
用hspice或candence有什么方法可以直接得出电路中某个结点的寄生电容值?  ...234 fumes 2009-7-31 3425542 xuyifan 2025-5-13 10:20
[求助] 运放输入对管在亚阈值区,VDS可以小于VDSSAT吗 1064170361 2025-5-12 1343 yjj_123 2025-5-13 10:15
[求助] 请问下我的constant-gm设计有什么问题? attach_img acroX 2025-5-11 7552 电子新手是也 2025-5-13 08:16
[求助] tsmc65nm工艺库中moscap_rf和moscap_rf25在仿真c-v曲线时有什么区别 attach_img sweet_zqc 2025-5-13 1316 sweet_zqc 2025-5-13 00:57
[求助] 求教emx仿真问题 attach_img wumbx 2021-11-1 93109 rrzzp 2025-5-12 22:54
[求助] 11bit SAR ADC前仿ENOB下降原因? attach_img  ...2 Jiang_student 2024-9-22 162199 爱咋咋come 2025-5-12 22:14
[原创] 关于BCD工艺的一些理解 新人帖 bqqiao 2025-5-12 0587 bqqiao 2025-5-12 21:14
[求助] cadence ams仿真调用verilog问题 attach_img  ...2345 xinhunlei 2013-5-28 4536683 zhuyxgd 2025-5-12 19:41
[求助] 关于CDF设置的问题  ...2 Accee 2012-10-29 1517940 mayalina 2025-5-12 18:17
[讨论] 下极板采样SAR ADC上极板电压复位实现方式 attach_img gkj 2025-5-9 3474 xavi17 2025-5-12 16:53
[原创] bonding wire 寄生电感估算 attachment  ...23 gongjing233 2018-8-17 2918369 topcs 2025-5-12 16:49
[原创] 图文教程----gm/Id设计方法原始曲线的仿真办法(不同L下的曲线簇) attach_img digest  ...23456..23 somnia 2017-2-24 224129273 uupp123 2025-5-12 16:29
[求助] 求助关于Serdes RX中CTLE的评价方式  ...23 wtj803 2017-1-10 228617 sjliu0514 2025-5-12 15:39
[求助] cadence spectre中pss仿真中的shooting和harmonic balance有什么区别,  ...23 凌风豹 2015-6-30 2321601 silic 2025-5-12 14:32
[求助] 锁相环中使用PD和PFD到底有什么区别? attach_img Jade_Zhang 2021-12-21 53286 luminedinburgh 2025-5-12 14:18
[求助] sar ADC 后仿mismatch的计算 attach_img  ...2 asdsda 2020-2-11 139080 bebop_xu 2025-5-12 14:09
[求助] 求两篇论文! attachment cyl 2014-1-24 62462 igolaps 2025-5-12 13:29
[求助] JSSC 2021 paper下载想到的问题 hebut_wolf 2021-1-21 53173 liuxinyua 2025-5-12 13:06
悬赏 [求助] 为什么用环振的pll,低通滤波器用可变电阻 - [悬赏 300 信元资产] attach_img  ...2 海马懒人 2021-6-7 135523 eeflying 2025-5-12 12:31
[求助] 各位大牛过来帮忙看看这两个器件的衬底应该接哪 attach_img Killermute 2025-5-12 3523 Killermute 2025-5-12 11:49
[活动] 【课程通知】黄沫教授(澳门大学)讲高效电源管理IC设计:从LDO到DC-DC的全面解析 attach_img  ...2 yxysunshine 2025-3-28 181522 yxysunshine 2025-5-12 10:44
[求助] 如何将Spice网表嵌入到Spectre网表中,并得到仿真结果  ...2 abonic 2012-2-3 1419379 lulalu2005 2025-5-12 10:42
[求助] 拉扎维的《射频微电子学(原书第2版)》翻译版才500多页? attach_img wrss20080407 2025-5-11 4448 班花i 2025-5-12 10:36
悬赏 [原创] HighSide的、LowSide的、fully的LDMOS有什么区别呢? - [已解决] attach_img istart_2002 2023-3-6 89511 浓墨飞扬 2025-5-12 10:34
下一页 »

快速发帖

还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-21 04:01 , Processed in 0.025689 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部 返回版块