在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 172|回复: 3

[原创] 为什么加了斩波之后,使用PSS+PAC仿真运放的输入阻抗,发现显著减小?

[复制链接]
发表于 前天 12:05 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题
发表于 前天 13:33 | 显示全部楼层
实际确实如此,没有chopper时,输入电流就是输入差分对的gate漏电,nA量级,阻抗GR量级。但是加了chopper之后,开关+gate电容切换,等效一个电阻,阻抗百MR甚至10MR量级了...
发表于 前天 14:04 | 显示全部楼层
是不是因为加了chopper得看chop频率下的阻抗。
 楼主| 发表于 前天 20:45 | 显示全部楼层


castrader 发表于 2025-3-31 13:33
实际确实如此,没有chopper时,输入电流就是输入差分对的gate漏电,nA量级,阻抗GR量级。但是加了chopper之 ...


确实,这里加了Chopper之后形成了一个开关电容电路的结构,输入端等效电阻就和斩波频率以及输入端寄生电容有关,下面的知乎链接中有所提及,讲的不错


斩波运放基本知识 Chopper Amplifier Intro - 知乎
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-2 03:47 , Processed in 0.016605 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表