在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5319|回复: 10

[求助] 多晶硅栅做导线用有什么弊端

[复制链接]
发表于 2016-5-6 10:24:44 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
2016-05-05_165008.png

多晶硅栅做导线用有什么弊端,如图中M21、M23,总感觉这么做不合适,请大神赐教!
发表于 2016-5-10 14:23:26 | 显示全部楼层
貌似连得也可以,不过一般不把mos管g极两头打孔做走线用
发表于 2016-5-10 20:37:07 | 显示全部楼层
电阻大啊,所以要尽量短。
如果必须要走线的话不要太细,也不能太宽,不然电容会很大。
发表于 2016-5-11 11:10:10 | 显示全部楼层
只在标准单元里见这种连接多些,因为对于金属层要求比较严格,有可能有走不开的情况。
模拟一般不这么搞吧,连线电阻会很大,电容也大,前后仿会差很远---
发表于 2016-5-12 12:44:24 | 显示全部楼层
电阻和电容会有影响,对频率要求不高的话poly是可以适当走线的,mos gate poly 确实一般不2端打孔,会有弊端
 楼主| 发表于 2016-5-12 13:46:26 | 显示全部楼层
恩 多谢大家的点评!
发表于 2016-5-12 15:15:40 | 显示全部楼层
数位的没有多大影响 要是 模拟就不行 poly 一个方块的电阻值很大
发表于 2016-5-17 15:19:12 | 显示全部楼层
poly要尽量短,因其电阻很大,不过要是size要求很严又没有多层metal的情况下,数字部分是可以用poly连线的
发表于 2023-3-6 11:27:31 | 显示全部楼层


fzu_physics 发表于 2016-5-12 12:44
电阻和电容会有影响,对频率要求不高的话poly是可以适当走线的,mos gate poly 确实一般不2端打孔,会有弊 ...


有啥弊端?
发表于 2023-3-6 17:24:59 | 显示全部楼层
logic cell(可参考foundry提供的std cell)是可以用poly当作互连线!模拟中不推荐使用poly作为互连线
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 13:37 , Processed in 0.025905 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表