在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2348|回复: 2

[求助] 不同的代工厂,多晶硅电阻怎么偷rule

[复制链接]
发表于 2016-9-29 15:56:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
比较了常用工厂多晶硅HR电阻的最小宽度,这些工艺都包含5V MOS管

代工厂       HR电阻(1k/□)最小宽度

TSMC               2u

CSMC             1.3u

charter           1.5u

HHNEC(2k)        1u  

    发现TSMC的工艺即使是较先进例如0.18,1k多晶硅电阻的Lmin还是2u,管子在不断缩小,但是主要使用的电阻面积没减少。

想请教下,为什么这个多晶硅HR电阻的精度不容易做高啊?

    在使用这些厂的1k电阻时候,一般的精度是20%,如果对精度要求低,例如50%,能自己修改design rule将Lmin减少吗,这个减少的量怎么确定啊,

请大牛指点,谢谢!
发表于 2016-9-29 17:26:38 | 显示全部楼层
理论上是可以偷规则的,你可以自己画出更小L(比如1um)的电阻的版图;并在DRC时把相应的DRC错误当伪错处理;
建议你和工艺厂商沟通一下相关的风险,评估一下风险是否可以接受;(当然,工艺厂商对于你偷规则造成的问题不会负责的,你要自己承担出问题的风险);
如果不放心,第一次尝试,可以同时画出正常尺寸和偷规则尺寸的电阻,以备真的有问题可以改版;
 楼主| 发表于 2016-9-30 15:07:42 | 显示全部楼层



谢谢 ,这种做法常用吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 21:48 , Processed in 0.024888 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表