在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3501|回复: 7

[求助] 版图设计的问题

[复制链接]
发表于 2014-10-14 22:29:35 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
今天是第一次接触版图设计,按照教材上面的做法,是不是先要预先知道你所使用的工艺库的版图设计规则文件,即要事先知道像有源区,多晶硅栅等等的宽度,间距的最小容许值啊,我用的工艺库是TSMC90nm,请问这样的版图设计规则文件在哪里可以得到?问的问题比较菜鸟,见笑了
发表于 2014-10-15 08:26:36 | 显示全部楼层
这个规则一般工艺厂都有提供的
发表于 2014-10-15 09:33:04 | 显示全部楼层
同意樓上的說法
发表于 2014-10-15 09:56:04 | 显示全部楼层
可以去PDK里面去找
发表于 2014-10-15 21:57:28 | 显示全部楼层
规则不应该是DRC文件里面的么,这个是由工艺厂提供的
发表于 2014-10-16 10:18:19 | 显示全部楼层
foundry厂会提供的吧。
发表于 2014-10-16 17:32:29 | 显示全部楼层
Design Rule在PDK中能找到
发表于 2018-7-2 16:36:57 | 显示全部楼层
学习下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 09:10 , Processed in 0.018456 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表