在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3288|回复: 2

[求助] dc综合中高扇出的处理?

[复制链接]
发表于 2013-5-30 09:50:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人刚学DC,问题可能比较浅薄,请大家谅解。
1。对于普通net, 扇出> max_fanout 时,DC 自动插入buffer, 是否需要command 的支持?(例如,插入gate clock,scan 等时,compile -gate_clock -scan)
2。对于gate clock, 扇出>max_fanout, DC 不会插入buffer, 因为功能优先级较高?后端插入时钟树时,如何判断buffer 是否插入? fanout 小的gate clock处插入buffer ,与fanout 大的gate clock 匹配?
3。DC如何优化高扇出的net? a.增加驱动能力,how? b.增加buffer, how? a与b如何平衡?
希望大家赐教!
发表于 2013-5-31 13:15:26 | 显示全部楼层
正常的流程,DC不会动clock,一般需要把clock设置成dont_touch,drive 0等。 clock是后端工具来做的,专业术语叫CTS。所以dc综合出来你可以看到一个clock可能有上万个闪出,这是正常的。

对于高扇出的net,如果你设置了max_fanout,那么dc会自动把高扇出的线通过buf来驱动,比如set max_fanout 8,dc综合出来之后,每个cell的fanout都不会超过8.
发表于 2013-6-26 17:13:30 | 显示全部楼层
在DC里面max_fanout 的单位好像是电容单位
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 03:58 , Processed in 0.017894 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表