在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: cyydx

[求助] ADPLL设计

[复制链接]
发表于 2014-8-26 23:40:57 | 显示全部楼层
回复 78# hezudao


    Staszewski和Perrot提出的两种结构,怎么比较?各自优缺点怎么看?
发表于 2014-9-17 21:06:23 | 显示全部楼层
ADPLL高手们,这个帖子还是值得讨论的,最近研究了一下:
     1。Staszewski的方法,我认为对TDC的要求其实很高,20ps的inverter delay chain, 本身在65nm工艺以上应该就是极限了,至少我仿真发现基本只能做到20ps;但这个还不是最麻烦的,我现在最麻烦的就是因为功耗的考虑,一般就是在ref clock这里作了一个EN信号,这个EN信号和这个DCO——CLK与一下,这个过程就会让ref clock和DCO——CLK的相位造成变化,这个变化值很难做到一个固定的值。并且这里的占空比肯定会比50%有偏差。有文章说这里作多次这个相位检测求平均,算法上似乎能解决部分,但这个结果好不好我很是怀疑,并且考虑工艺上分布。
     2. Perrot这个,TDC好多都是GRO结够的,TDC resolution可以比较小,但功耗太大了,不知道现在有没有方法可以降低?

      DCO我觉得肯定是要用varactor的,用这个才能让这个resolution足够小。

     希望高手多来讨论啊,我相信商用的ADPLL肯定有了,如果没估计错误的话, RDA的FM、BLUEtooth肯定已经采用了ADPLL, 希望RDA高手来答疑解惑啊。
发表于 2014-9-22 19:28:35 | 显示全部楼层
12345
发表于 2014-10-13 15:01:40 | 显示全部楼层
初学,很多看不懂的地方。。。
发表于 2014-10-13 19:59:14 | 显示全部楼层
数字PLL,好强大,公司有人做,不过没跟他交流过 ,我做VCO,PLL的
发表于 2014-11-19 15:21:25 | 显示全部楼层
learning !!!
发表于 2015-1-20 21:15:24 | 显示全部楼层
mark 最近也刚接触ADPLL。没人带,难度太大了。
发表于 2015-3-6 09:51:11 | 显示全部楼层
谢谢!
发表于 2015-4-15 16:45:23 | 显示全部楼层
mark一下
发表于 2015-6-10 09:17:48 | 显示全部楼层
打算做adpll,难度好大,求带~~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-21 00:37 , Processed in 0.027180 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表