在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
[求助] S/H中的放大器设计  ...2 sean_4413 2010-4-26 187479 asdsda 2017-12-25 17:13
[求助] 用verilog写一个运算放大器的模拟模型源代码有吗? 我爱LBJ丶 2017-12-25 12121 我爱LBJ丶 2017-12-25 15:17
[求助] 各位版友有没有在40nm下做高速sar ADC 的 rocket_wang 2016-8-29 84868 rocket_wang 2017-12-25 13:43
[求助] 一般芯片设计外包的前期费用是怎么承担的? alex_fd12 2017-12-14 33269 willysansen 2017-12-25 13:21
[原创] Hotfix MMSIM12.1 patched 32&64b siaolang 2013-2-6 84832 lvgz 2017-12-25 11:04
[求助] 仿CMRR遇到一个问题,求助 打不倒的小乖兽 2017-12-24 22638 lpf025 2017-12-25 10:04
[求助] 关于pipelineA/D设计的问题 yangyu3213 2011-10-24 93453 lpf025 2017-12-25 09:59
[求助] 如果要生成4相时钟 nm2012 2017-12-22 22042 lpf025 2017-12-25 09:56
[求助] simulink model PFD noise xiongzhh 2017-12-23 22779 lpf025 2017-12-25 09:54
[求助] NMC的传输函数 smartbear_06 2010-7-18 22834 lpf025 2017-12-25 09:46
[求助] IUS 使用方法  ...234 Patrick520 2011-4-21 3318923 秋后的小知了 2017-12-23 18:30
[求助] 双时钟边沿触发flip-flop - [悬赏 1000 信元资产] liuqilong8819 2015-7-17 23703 122013137 2017-12-23 18:28
[求助] 电源类芯片的低导通电阻问题请教(在封装方面如何实现) xihuwang 2017-12-19 32501 122013137 2017-12-23 13:26
[求助] 求ESD 论文 peterlin2010 2017-12-21 33053 peterlin2010 2017-12-23 09:52
[求助] 求解怎么看两级运放的放大级  ...2 白烂话 2017-12-21 105319 白烂话 2017-12-22 21:01
[讨论] Injection locked 注入锁定  ...2 yangbiwen242 2012-11-16 119900 sxzong_hit 2017-12-22 19:14
[求助] 差分输入阻抗的计算 osiergarland 2017-12-21 12935 osiergarland 2017-12-22 15:03
[求助] 新手提问,振荡器对基准产生的串扰,如何去解决? 二毛打球 2017-12-20 22458 virgil-huang 2017-12-22 12:40
[求助] LAYOUT CURRENT DENSITY toyz 2016-10-18 95016 xxmule 2017-12-22 10:37
[求助] 锁相环 noise aware pll design flow workshop 使用问题 cccg 2017-12-21 12449 cccg 2017-12-21 19:22
[原创] 第一个5G标准发布,RFIC 可以续命一波了。。。 JoyShockley 2017-12-21 02647 JoyShockley 2017-12-21 19:13
[讨论] 失调电压 virgil-huang 2017-12-21 01727 virgil-huang 2017-12-21 17:56
[求助] MDAC 求助 asdsda 2017-12-19 52336 asdsda 2017-12-21 09:21
[原创] 运放的开环和闭环 童梦奇男 2017-12-20 12807 ericking0 2017-12-21 08:22
[求助] LTspice模型导入存在问题 初学者杰 2017-12-21 01733 初学者杰 2017-12-21 00:04
[原创] PFM系统是否不需要补偿?对于下面的系统小信号应该怎样去分析? cmfjxga 2012-12-31 64613 iq24 2017-12-20 23:23
[求助] 在仿运放开环增益时出现下面这个结果,求指导 打不倒的小乖兽 2017-12-17 83226 lodestar6666 2017-12-20 22:57
[求助] 差分放大结构问题。。。 - [已解决]  ...2 gongsui1989 2013-11-8 157545 从此以后01 2017-12-20 14:06
[求助] cadence IC 6.16 里的glibxx3.4.9问题 IR888 2017-12-20 01512 IR888 2017-12-20 09:19
[原创] 请教:还是肖特基模型的问题! confiope 2009-12-14 44043 andy2000a 2017-12-19 09:21
请教高人:LDO相位裕量只有15度,能去流片吗?  ...2345 confiope 2009-10-13 4118382 andy2000a 2017-12-19 09:18
instrumentation amplifier的噪声 sarahsarah 2009-10-10 12701 caltech_usa 2017-12-19 09:16
[求助] spectreverilog混合仿真生成的tran.tran.trn无法用ce打开导入。 uptorich 2014-2-27 12927 sonpp 2017-12-19 09:04
[原创] 为什么电源电压越高,输出电压越低?  ...2 confiope 2010-4-16 1911992 122013137 2017-12-19 00:09
LDO有负载电容和无无负载电容??  ...2 confiope 2009-9-1 1610846 122013137 2017-12-19 00:04
下一页 »

快速发帖

还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-16 07:45 , Processed in 0.095104 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部 返回版块