在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 13064|回复: 16

[求助] 如何设置W/L,使门电路输出上升和下降时间相同?

[复制链接]
发表于 2016-3-10 16:28:56 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
1.我在用cadence做一个由D触发器(RS锁存器) 与非门 非门 构成的PFD。
在参考别人的毕设论文时,作者说当pmos的W/L和nmos的W/L各自设置为XX时,每一种门电路由低到高和由高到底的时间相同,
比如他用0.5um工艺,他说:P和N的尺寸  非门里分别为 1.1u/550n 2.2u/2.2u 或非门2.2u/550n 800/800n 与非门1.1u/550n 800/800n时间相同。
我用的是0.18um工艺,仿真后发现确实上升时间和下降时间有差别,但不明白该如何设置P和N的W/L。
查阅资料后 仅仅发现 对于非门 Kp/Kn={(Vdd-Vthn)/(Vdd-Vthp)}^2时相同,那对于 与非门 或非门 该依据什么可以计算 让时间近似相同?如果我学的知识不够,麻烦告知我我该看看什么书?
2.另外传输门的P和N的W/L比值应有什么要求?
3.我在看mos管参数时没有找到 lamuda沟道长度调制系数,在手算饱和区电流时,是否可以忽略沟道效应呢?(0.18um)
非常感谢您的帮助!
 楼主| 发表于 2016-3-11 07:53:55 | 显示全部楼层
求助。。
发表于 2016-3-11 11:46:42 | 显示全部楼层
我没做过触发器。
我算过INV,INV上升下降时间是可以用公式估算的,参考北大出版社 甘学温等人编著的集成电路原理与设计,第222页 令TR TF相等 可以;简单估算一个宽长比,然后放在INV中仿真 很容易就调出tr越等tf。
我在仿真与非门 或非门时候 把逻辑简化做INV 同理可以估算宽长比
而做三态门时候,用反相器 与非或非门 搭建,先算出最后一级 pmos nmos宽长比 然后让前级加在最后一集pmos nmos信号的输入波形近似,也可以得到tr tf的近似。
发表于 2016-3-11 13:20:32 | 显示全部楼层
不可能完全相同
 楼主| 发表于 2016-3-11 14:21:15 | 显示全部楼层
回复 3# albertchn


    非常感谢你的帮助
发表于 2016-3-11 14:40:32 | 显示全部楼层
仿真,调整改变WL值,让tr/tf 数值上接近;
 楼主| 发表于 2016-3-11 15:22:39 | 显示全部楼层
回复 6# priestszpku


    谢谢你的帮助
发表于 2016-3-11 16:16:19 | 显示全部楼层
回复 1# a741638000


第三章_CMOS反相器介绍及设计.ppt (3.43 MB, 下载次数: 335 )
 楼主| 发表于 2016-3-11 16:20:34 | 显示全部楼层
回复 8# sea11038


    非常感谢您的帮助
发表于 2016-3-11 16:23:15 | 显示全部楼层
另外可参考CMOS数字集成电路设计相关教材,不再上传了,论坛里搜就行,如《CMOS数字集成电路:分析与设计(第3版)》,《集成电路设计宝典》,《数字集成电路:电路、系统与设计(第二版)》,有专门讲各类逻辑电路延时等等参数设计的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-29 12:29 , Processed in 0.023485 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表