在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 14449|回复: 16

[解决] 多晶硅电阻的第三端(衬底),该接VDD还是GND啊?

[复制链接]
发表于 2013-9-8 14:25:46 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 math123 于 2013-9-10 16:11 编辑

制造不同的N型或者P型多晶硅电阻对衬底有要求吗?

下面分别是n型poly电阻,p型poly电阻,HR电阻,请问衬底的原理是什么啊,谢谢!

poly_res.png
发表于 2013-9-8 17:32:57 | 显示全部楼层
看版图电阻外圈是p+ imp还是n+ imp?
发表于 2013-9-9 13:51:30 | 显示全部楼层
poly电阻要考虑衬底?。。。。
你是做多大速率的电路,要把电阻网络和衬底之间的耦合电容要考虑进去?
 楼主| 发表于 2013-9-9 15:02:35 | 显示全部楼层


普通的标准CMOS 0.5um工艺
发表于 2013-9-9 15:58:17 | 显示全部楼层
一般默认接独立干净的高电位
发表于 2013-9-9 19:41:09 | 显示全部楼层
回复 4# math123


    没有特殊要求就不用考虑了。仿真起来影响也不大。
发表于 2013-9-10 10:31:16 | 显示全部楼层
要噪声隔离的话,包nwell接gnd,
没有特殊要求的话,直接放substrate上接gnd
发表于 2013-9-10 15:48:18 | 显示全部楼层
回复 7# skiptoo


    你说的是版图上的。楼主还在搭电路。
发表于 2013-9-10 16:15:31 | 显示全部楼层
那就是寄生的cap了对谁的问题了,
 楼主| 发表于 2013-9-10 16:20:11 | 显示全部楼层
问题解决了,谢谢大家
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 06:43 , Processed in 0.034586 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表