在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1351|回复: 0

[原创] Xilinx FPGA入门连载59:FPGA 片内ROM FIFO RAM联合实例之功能概述

[复制链接]
发表于 2016-3-16 12:38:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Xilinx FPGA入门连载59FPGA 片内ROM FIFO RAM联合实例之功能概述

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1jGjAhEm

1.jpg


1 功能概述


该工程实例内部系统功能框图如图所示。我们通过IP核分别例化了ROMFIFORAMROM有预存储的数据可供读取,将其放入FIFO中,随后再读出送到RAM供读取。通过ISE集成的在线逻辑分析仪chipscope,我们可以观察FPGA片内ROMFIFORAM的读写时序,也可以只比较ROM预存储的数据和RAM最后读出的数据,确认整个读写缓存过程中,数据的一致性是否实现。

2.jpg


2 模块划分


本实例工程模块层次如图所示。

3.jpg


Pll_controller.v模块产生FPGA内部所需时钟信号。


onchip_mem_test.v模块例化FPGA片内ROMFIFORAM,并产生这些片内存储器之间进行数据交互所必须的控制信号。


Chipscope_debug.cdc模块引出ROMFIFORAM的读写控制信号和地址、数据总线,通过chipscopeISE中在线查看其读写时序。






您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-3 23:03 , Processed in 0.015511 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表