在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2325|回复: 0

[原创] 例说FPGA连载32:PLL例化配置与LED之使用Pin Planner进行引脚分配

[复制链接]
发表于 2016-9-14 16:54:45 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
例说FPGA连载32PLL例化配置与LED之使用Pin Planner进行引脚分配

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1c0nf6Qc

1.jpg


如图3.18所示,点击菜单栏“AssignmentsàPin Planner”。

2.jpg

3.18 菜单选择Pin Planner

在弹出的Pin Planner”中,找到如图3.19所示的“All Pins”选项卡。“Node Name”罗列了所有在设计工程的顶层代码中申明过的引脚信号,我们找到它们所对应的“Location”列,这里可以输入或者查找相应的引脚进行分配。

3.jpg

3.19 Pin Planner界面


如图3.20所示,我们给ext_clk对应的Location列输入了引脚号“E15”。这就完成了ext_clk信号的引脚分配。

4.jpg

3.20 Pin Planner引脚分配


引脚分配是基于什么?拍拍脑袋,随心所欲?非也,引脚的分配一定是有理有据,那就是我们已经设计好的硬件原理图。如图3.21所示,这里FPGA所使用的时钟信号ext_clk对应原理图上的网络名CLK_25M,它的FPGA引脚号是E15,那么我们就给它分配E15。

5.jpg

3.21 时钟信号的引脚连接原理图





您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 22:50 , Processed in 0.016949 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表