在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4602|回复: 12

[求助] verilog设计中如何引导在综合时产生并行结构(非优先级)

[复制链接]
发表于 2013-12-5 16:32:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
verilog设计中如何引导在综合时产生并行结构(非优先级)
eg.有两个选择信号a_sel,b_sel(我可以保证这两个信号绝对不会同时为高电平)
当a_sel为高电平时,输出a,当b_sel为高电平时,输出b。
前面的激励可以保证a_sel,b_sel不可能同时为高,即只有一个为高电平
假设输出端口为c
always@(posedge clk)
begin
   if(a_sel)
      c<=a;
   if(b_sel)
      c<=b;
end
我觉得应该会综合时产生优先级电路

如果换成case语句的话
always@(posedege clk)
begin
   case({a_sel,b_sel})
   2'b10:c<=a;
   2'b01:c<=b;
   default:没有其他情况了已经
   endcase
end

default值又不好写,就算写了,一定会综合出一些没用的电路

大家认为该怎么办?

加一些synopsys的综合引导语句吗?
 楼主| 发表于 2013-12-5 16:47:34 | 显示全部楼层
自顶一下我自己的帖子
发表于 2013-12-5 17:29:20 | 显示全部楼层
一些属性加上可以的。
 楼主| 发表于 2013-12-5 19:44:41 | 显示全部楼层
回复 3# A1985


    可以具体指导一下应该加那些属性来引导综合呢?

或者有没有一种很恰当的方式来表述我这种情况,让DC综合时直接就翻译成并行结构
 楼主| 发表于 2013-12-5 23:37:37 | 显示全部楼层
自顶~~~有人知道吗?
发表于 2013-12-6 09:31:29 | 显示全部楼层
always@(posedege clk)
begin
    case({a_sel,b_sel})
    2'b10:c<=a;
    2'b01:c<=b;
    default: c <= c ;
   endcase
end
这个default和你的if else一样,只是你的else没写出来而已。
 楼主| 发表于 2013-12-6 22:08:27 | 显示全部楼层
回复 6# zhanghengi


   有道理,我试试~
 楼主| 发表于 2013-12-14 10:22:20 | 显示全部楼层
回复 6# zhanghengi


   试了一下你的那个做法,DC因为要将{a_sel,b_sel}其他的选项都翻译成c<=c,反倒是多了一对没用的逻辑

效果都没有if(a_sel)
              c<=a;
              if(b_sel)
              c<=b;            这种好这种的话,DC只是翻译成一个两选项输入的MUX~~~~


如果有懂的人,希望继续讨论~~~
发表于 2013-12-14 11:47:28 | 显示全部楼层
always@(posedege clk)
begin
   case({a_sel,b_sel}) // synopsys parallel_case
   2'b10:c<=a;
   2'b01:c<=b;
  endcase
end
发表于 2013-12-14 12:53:14 | 显示全部楼层
本帖最后由 Timme 于 2013-12-14 13:03 编辑

不推荐的写法(用X-Insertion引导综合器收敛到Sum of Product):

always@(posedege clk)
  case({a_sel,b_sel})
    2'b10:c<=a;
    2'b01:c<=b;
    default:c<=1'bx;
  endcase

推荐的写法(Sum of Product):
always@(posedege clk)

  c<=(a_sel&&a)||(b_sel&&b);

这两种写法综合出的实际网表均为:

always@(posedege clk)

  c<=~(~(a_sel&&a)&&~(b_sel&&b));


需要指明的是,在两输入时,对选择信号以外的信号(a,b...),Sum of Product和Mux是一样快的,每个输入到输出都是经过两个NAND Gate。更多输入的情况时,要看STD Cell里MX3、MX4...这些Cell的内部结构。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-20 23:30 , Processed in 0.028733 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表