在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6732|回复: 16

[求助] 请教各位大大bandgap流片之后同一个晶圆上的芯片的绝对值误差是多少

[复制链接]
发表于 2013-7-15 17:30:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟做了一个共源共栅结构的无运放的带隙基准,给LDO做参考用的。流片出来LDO的误差在3.3V的10%以上,也就是有的片子低于3.0V,甚至有的在2.8V。由于带隙没有引出测试脚,这里推断是带隙出了问题,因为我的LDO环路增益感觉是没问题的。所以这里问一下各位有流片经验的大大你们出来的带隙同一个晶圆上的绝对值误差是多少(都在常温下)?谢谢了
发表于 2013-7-15 19:16:01 | 显示全部楼层
这个从理论上来讲,好的工艺线出来的结果分布较好,6sigma的范围大概为3%~~
发表于 2013-7-16 10:11:47 | 显示全部楼层
应该留有trimming码的,不过你这个误差的确有点大了。。。
发表于 2013-7-16 10:37:52 | 显示全部楼层
看用啥工艺, CSMC差一些的工艺,即使是带运放的bg,偏差也会到+/-5%,别说不带运放的了。。。
查查该工艺的mismatch参数,结合电路结构可以计算出offset
发表于 2013-7-16 11:19:06 | 显示全部楼层
这么大的误差,如果推测是bandgap的问题,可以比对一下monte carlo的结果看看。
不过最好还是开盖用探针直接测一下bandgap最直接,就是测试费用贵一点而已。
发表于 2013-7-16 12:17:37 | 显示全部楼层
本帖最后由 math123 于 2013-7-16 12:18 编辑

共源共栅结构的bandgap因为抑制能力不高,PSRR和温漂没带运放的好,曾经调过一个二级运放的bandgap,发现温漂老不太理想,最后才发现是gain不够。。

楼主情况的话,我猜测还是匹配出了问题,由于失配而影响这个bandgap的精度的管子有两对,一对是靠近VDD的PMOS镜像管,另外一对是产生delta VT的NMOS管,而且这对NMOS管可能还是衬底接地的。

楼主能说下上面这两对管子的尺寸是多大吗,不会只分配了几十um^2的面积吧?
 楼主| 发表于 2013-7-17 09:37:25 | 显示全部楼层
回复 6# math123


    确实我分配的P管的尺寸是32u/1u的,N管是16u/1u的,真的是面积太小导致的失配吗?
 楼主| 发表于 2013-7-17 09:38:44 | 显示全部楼层
回复 6# math123


    衬底确实是接地的
 楼主| 发表于 2013-7-17 09:41:25 | 显示全部楼层
回复 3# fly2159


    因为精度要求不高所以就没trimming,本来想想10%以内也是可以接受的
发表于 2013-7-17 11:08:02 | 显示全部楼层



应该是的,这个测试结果是和仿真吻合的,只是漏了蒙特卡洛仿真。

如果是0.5um的管子,L通常取2u以上
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 00:37 , Processed in 0.022977 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表