在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4392|回复: 6

[求助] 苦恼于buffer的问题

[复制链接]
发表于 2013-1-5 21:35:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
VCO输出为10G正弦0.2V~1.2V,DC为0.7V,想把它整形成方波作为DFF的采样时钟,希望时钟的DC为0.7V,摆幅0.3V~1V。
若用反相器,可以工作在10G么,而且反相器输出是全摆幅的;若用CML则,输出为正弦。请各位指教,3Q
发表于 2013-1-5 21:47:24 | 显示全部楼层
用限幅CML放大器!如果你认为一定要方波驱动DFF的话。
发表于 2013-1-6 17:08:17 | 显示全部楼层
用什么工艺,10GHz 整成方波很困难,功耗很大,45nm下或许可以,试试看。
发表于 2013-1-7 09:47:05 | 显示全部楼层
俺认为不需要做成方波,把DFF的设计业做成CML的样子,就可以了
 楼主| 发表于 2013-1-8 21:42:50 | 显示全部楼层
回复 4# dongzz201


    嗯。请问,我的输入数据是40G,时钟是10G的这样一个采样DFF,要保证他带宽至少为多大(前仿真的时候)
 楼主| 发表于 2013-1-8 21:43:52 | 显示全部楼层
回复 3# fallangel


    65nm的工艺。因为整成方波作为时钟不是更好么
 楼主| 发表于 2013-1-8 21:44:56 | 显示全部楼层
回复 2# chenls_2002


    限幅CML buffer 是什么样的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 02:54 , Processed in 0.021340 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表