在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3511|回复: 2

[解决] 请教XILINX时序约束器的问题!

[复制链接]
发表于 2012-11-10 19:52:35 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在约束源同步数据时,输入到FPGA的随路数据和时钟是边沿对齐的,我FPGA内部用了IODELAY将随路数据进行了一个多纳秒的延迟。那数据和时钟的OFFSET IN该写对齐的0.1还是用IODELAY后的一个多纳秒?
还有在约束数据时,数据和PLL产生的时钟同源,要约束该数据时找不到PLL产生的时钟,不能对他们的关系进行约束。请问如何约束PLL产生的时钟?
请各位高人帮忙解答一下,谢谢!
发表于 2012-11-10 19:55:53 | 显示全部楼层
我也没找到PLL产生的时钟,后来用From to来定义Port到register/MEM/latch的延时解决了这个问题,效果和offset in/out差不多。

IOdelay是一个什么器件?算register还是combination logic?
我觉得可以试试看,然后在时序报告里查看一下效果。
 楼主| 发表于 2012-11-11 00:06:32 | 显示全部楼层
IOdelay是用来给输入输出添加指定时间延迟的原语,V系列都有,用起来不是太方便,如果不手动指定在芯片里的位置有时候要被综合掉。但是调时序很有用,尤其是源同步数据,把随路时钟延时再采数据就很稳。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 00:17 , Processed in 0.015699 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表