|
发表于 2014-11-4 13:21:30
|
显示全部楼层
回复 358# wl7xiancun
static 跟 dynamic power 的差異, 主要取決於patten也就是input端進來的實際訊號是什麼
我的認知是,
static以一個平均的net toggle rate去敲cell,
然後計算你這個design所需要的power,
但是我們都知道, 每個module所作動的頻率並不相同,
比較為人所知的是關於clock cell這塊大家都會認為它較為耗電
因為每個period都會tooggle一次,
但也許有其他module是只用於start-up或者某些特定function,
所以static的report僅能參考
若是dynamic, 我們需要餵給tool實際的pattern,
就能大概(清楚?)的了解到design實際運行時, 哪個部份的cell toggle較多,
也要特別注意該部分的IR drop.
不清楚的地方歡迎大家一起討論. |
|