在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4857|回复: 10

[原创] 扩大die的面积

[复制链接]
发表于 2011-12-6 10:41:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
die面积与package尺寸不太匹配,需要将die面积扩大一些,加入一些dummpy cell,这样做会有什么其它的因素或者由于面积扩大产生的新情况需要考虑?功耗不计入其中,thx
发表于 2011-12-6 10:42:39 | 显示全部楼层
timing
 楼主| 发表于 2011-12-6 12:50:21 | 显示全部楼层
回复 2# 陈涛
ESD会不会有影响?
发表于 2011-12-6 13:16:27 | 显示全部楼层
不会,
还要注意EM, DRV(max_trans/fanout/cap)
发表于 2011-12-6 17:18:18 | 显示全部楼层
利用率放低点就行了,可以多加些 decap cell,
 楼主| 发表于 2011-12-6 21:30:15 | 显示全部楼层
回复 4# 陈涛

是不是可以说die的面积扩大了,也不用为此再添加power/ground pad来满足esd的需求?那么smic.18制程下,有没有关于esd的要求?例如规定两组power/ground pad之间的最大间距啥的?

多谢
发表于 2011-12-7 00:59:00 | 显示全部楼层
最好多加些VDD/VSS PAD,减小IR-drop
 楼主| 发表于 2011-12-7 09:39:27 | 显示全部楼层
回复 7# 陈涛
die面积加入dummy cell扩大后,需要添加一些vss/gnd pad,这样做的目的是为了减小ir-drop,而不是esd方面的考虑?
发表于 2011-12-7 13:50:48 | 显示全部楼层
esd 这个只要多加power pad,肯定是好的

diesize都扩大了,你的io 区域肯定空啊,多加些dummy power pad就行了
 楼主| 发表于 2011-12-7 16:50:11 | 显示全部楼层
回复 9# icfbicfb
有个小白的疑问,这些dummy power pad需不需要跟package的键合区相连?跟die的power/ground rail怎么处理?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-27 01:21 , Processed in 0.041615 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表