在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9854|回复: 16

[讨论] D触发器用来消除毛刺可行吗?

[复制链接]
发表于 2011-9-9 17:33:16 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近看到说用D触发器可以消除不必要的毛刺,可是鄙人有一个问题,如果时钟的上升沿(上升沿有效)正好采在毛刺上面,因为毛刺的时间很短,这样也就是说不满足setup time和hold time,那不就会导致亚稳态出现吗?各位看看能否帮小弟解决这个问题,谢谢了
发表于 2011-9-9 20:53:39 | 显示全部楼层
D触发器可以消除不必要的毛刺是相对组合逻辑电路来说的
对于同步时序电路,满足建立时间和保持时间是必须的。
发表于 2011-9-9 20:59:22 | 显示全部楼层
TTL的话感觉还是会受毛刺的干扰。CMOS的话就不一样了,CLK变化的时候,输入端的电压是由前一个被锁死的门靠电容记录的,所以毛刺影响基本不计。。。
 楼主| 发表于 2011-9-9 22:53:24 | 显示全部楼层
回复 3# thanksoar

你这个太专业了,都是模拟的东西了吧,厉害
发表于 2011-9-10 01:01:05 | 显示全部楼层
用两级D触发器吧,最多出现误码。不会有亚稳态的问题
发表于 2011-9-10 10:54:30 | 显示全部楼层
如果上升沿正好采样在毛刺上 ,且不满足setup 和holdup 那肯定会产生亚稳态。
发表于 2011-9-10 17:28:50 | 显示全部楼层




    这个其实是正解!逻辑电路中的毛刺相对于D触发器而言是可以被滤掉的。但是如果是计数器或复位的毛刺,则是不可容忍的
发表于 2011-9-22 11:18:32 | 显示全部楼层
7楼正解,像楼主说的那种毛刺,属于同步时序里的毛刺话,用D触发器拍2级能消除亚稳态,但是数据采集存在误码率,对正确性要求不是特别高的可以考虑
发表于 2011-9-26 10:39:31 | 显示全部楼层
这个问题其实是一个很深入的问题。的确,如果毛刺冲了触发器,那么触发器可能工作不正常。所以要有STA,分析数据是否在到达触发器前达到稳定,并保持一定的时间。即使多比特的信号通过了DFF,但由于互联线的延迟,到达终点时的时间也不一样。所以毛刺可以归为设计缺陷和固有两种,前者要增加冗余逻辑和时序单元来消除,后者要进行时序分析。对于时钟网络,毛刺是致命的,所以要格外小心。
发表于 2011-9-26 11:03:37 | 显示全部楼层
各位大大,小弟曾看过一本书来讲去除毛刺,其中有一个方法就是加D触发器。小弟不才,做过一个500M的项目,但是通过这个项目,小弟深感到D触发器确实对消除貌似有作用,但是D触发器会拖慢运行速度的,而且当在高频下亚稳态也是很可怕的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 14:43 , Processed in 0.026276 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表