在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5390|回复: 8

[求助] 请教,FPGA输入时钟占空比影响整个时序的解决方法

[复制链接]
发表于 2011-1-30 10:56:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我现在有一个FPGA运行程序,输入为10MHZ正弦波,经过比较器、缓冲器到FPGA全局时钟输入,在经过DCM生成200MHZ时钟,(无法使用CLK-FB)。当我调整比较器的比较电平,发现运行结果也不一样,只有输入10MHz信号的占空比为85-86%整个FPGA程序才完全正常。我想请教的是,这里面是什么问题,我DCM没有使用好??。否则每次都要调整到85%-86%要求太高。
发表于 2011-1-30 11:27:08 | 显示全部楼层
完全正常是什么意思?DCM有无失锁?
另,查下你的时钟抖动
发表于 2011-1-30 13:33:48 | 显示全部楼层
我看资料,FPGA的时钟控件模块,要倍频至少输入时钟是20M以上
 楼主| 发表于 2011-1-30 14:28:05 | 显示全部楼层
回复 3# my8310291

谢谢楼主和my8310291回答,首先200MHz一直存在,完全正确就是输出预期结果,DCM输入时钟最小为1MHZ。另外,我相信DCM出来的200mHz信号质量应该没有问题,因为10MHz来源于GPS,本身肯定满足DCM的输入条件。问题在于,随着环境温度变化(比我今天我在空调调好了一个占空比,明天未开空调前再看占空比就变化了很多,),我的比较器比较电压在变化(可变电阻阻值有变)导致10Mhz占空比变化,然后整个运行结果就不对。
发表于 2011-1-30 23:07:46 | 显示全部楼层
既然LZ都确认时钟没问题,那结果不对这个现象的问题又是由什么引起的呢?
发表于 2011-2-21 14:47:33 | 显示全部楼层
看不懂
发表于 2011-2-24 16:48:09 | 显示全部楼层
请问“,(无法使用CLK-FB)。”是什么意思,如果不用feedback时钟,怎么能保证DCM的VCO正常工作呢?
发表于 2011-2-25 12:03:59 | 显示全部楼层
acgoal說的對.
发表于 2011-2-26 21:40:49 | 显示全部楼层
学习学习。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-29 21:37 , Processed in 0.023646 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表