手机号码,快捷登录
找回密码
登录 注册
举报
16楼正确,二端口网络的G模型中,网络的GM=io/vin,(Vo=0,输出短路); 1,2楼说的太复杂了,基本的电路分析基础!!! zqb 发表于 2010-5-19 15:48 登录/注册后可看大图
16楼似乎犯了与razavi书同样的错误,输出点的阻抗为PMOS cascode漏端阻抗与CL并联的结果,只有在高频时,由于电容CL等效阻抗变得很小,输出点才可以看作是短地的。而低频时,输出点是绝对不能看作是短地的,因此 ... seamasc 发表于 2010-5-18 21:55 登录/注册后可看大图
“放大电路的Gm(注意和gm区分)和Rout"与”单独的研究M3往上看的阻抗“有什么不同? 为什么”和尚摸得,我摸不得?“ 其实是一样的,兄台观点略显机械。 goodsilicon 发表于 2010-5-19 09:16 登录/注册后可看大图
那如果负载是个理想电流源呢?输出也要短路吗?看到的电阻也是1/gm吗? goodsilicon 发表于 2010-5-19 16:58 登录/注册后可看大图
貌似楼主和2楼的分析有点问题。Razavi是没有错的。请注意的是: 这里是在分析这个放大电路的Gm(注意和gm区分)和Rout。这个概念和单独的研究M3往上看的阻抗是两个概念。最大的区别在于: 在计算Gm的时候,输出时短 ... zhongbo1127 发表于 2010-5-18 20:09 登录/注册后可看大图
楼主的问题是折叠点处的阻抗,并不是Gm和Rout。你所说的Gm和Rout概念没有错,但是和楼主说的是两回事。 楼主问折叠点处的阻抗,应该是考虑该点的极点。 小草 发表于 2010-5-19 19:52 登录/注册后可看大图
本版积分规则 发表回复 回帖后跳转到最后一页
查看 »
小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2025-3-9 10:41 , Processed in 0.026950 second(s), 6 queries , Gzip On, Redis On.