在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6414|回复: 25

大家一起来讨论下这个电路图(带隙)

[复制链接]
发表于 2009-10-28 20:39:47 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
看看是如何实现PTAT电流的。还有VDD附近的电路接法是怎么工作的?
BGR.bmp
发表于 2009-10-28 23:02:17 | 显示全部楼层
这个是个paper上的吧,应该是high psrr的结构?
paper上不是有很详细的解释嘛
 楼主| 发表于 2009-10-28 23:08:46 | 显示全部楼层
2# steve_guo_1997

不太明白为什么反馈使节点1、2保持相等~~~
发表于 2009-10-29 11:01:56 | 显示全部楼层
vreg 与2号节点之间形成稳压  减小节点电压变化
 楼主| 发表于 2009-10-29 11:16:59 | 显示全部楼层
发表于 2009-10-29 11:58:19 | 显示全部楼层
是不是若1点电位升高,则I1减小,镜像后I5减小,M5中电流减小,则VGS-Vthp的绝对值减小,由于VS5=VREG,则VG5电位升高,即将2点电位拉高,使得2点跟踪1点?
 楼主| 发表于 2009-10-29 13:51:51 | 显示全部楼层


是不是若1点电位升高,则I1减小,镜像后I5减小,M5中电流减小,则VGS-Vthp的绝对值减小,由于VS5=VREG,则VG5电位升高,即将2点电位拉高,使得2点跟踪1点?
weir.sj 发表于 2009-10-29 11:58



你说的颇有道理,可是我还有一点疑惑,一开始是如何确保1、2点点位相等呢?

I1减小,如何镜像是I5减小呢?
发表于 2009-10-29 23:00:32 | 显示全部楼层


你说的颇有道理,可是我还有一点疑惑,一开始是如何确保1、2点点位相等呢?

I1减小,如何镜像是I5减小呢?
liuguojia612 发表于 2009-10-29 13:51


可否这样分析,上面的几个PMOS管都镜像相等的电流
对于M1 Vgs1=Vds1
对于M2 Vgs2=Vgs1  Vds2=Vgs5 而Vgs5=Vgs1=Vgs2
因此  Vds1=Vgs1=Vgs2=Vds2
这样1和2 的电压相等啊   而且Vds1=Vds2 消除了沟调效应 你用L比较小的管子也可以得到比较高的PSRR
当然,这个电路里面还有很多东西,比如需要启动之类
发表于 2009-10-29 23:37:58 | 显示全部楼层


你说的颇有道理,可是我还有一点疑惑,一开始是如何确保1、2点点位相等呢?

I1减小,如何镜像是I5减小呢?
liuguojia612 发表于 2009-10-29 13:51


因为M1和M2是PMOS镜像,1,2两点的电位近似相等,下面R1上电压为VBE2-VBE1,产生PTAT电流,此电流较小,I4镜像I1,I10=I4,I8镜像I10,I5=I8;不知道对不对,还有那个R2是不是也是反馈还是什么,M9似乎是误差放大以调节基准,搞不太清楚。召唤高手~
发表于 2009-10-30 00:03:54 | 显示全部楼层
这个电路曾经研究过,但是功耗太大,没有深入。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 13:11 , Processed in 0.027771 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表