在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9365|回复: 9

[求助] BANDGAP启动电路

[复制链接]
发表于 2016-9-14 14:52:38 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
新手一枚,看“低压低功耗CMOS带隙电压基准及启动电路设计”一文时,不懂下图中两悬空端(红色和绿色)要接在哪里?

                               
登录/注册后可看大图

对这两端的功能【原文】描述大体如下:
绿色端:Mpu1,Mpu2,Mpu3栅极电压同受OPA输出控制,故 Ia=Ib=Ic。(会不会原文中Mpu3写错,应为Mpu4?)
           所以电路图中Mpu4栅极接Mpu1栅极。
红色端:若Va<Vst,比较器输出为高,使Ibias开启,降低Vpub并给运动提供偏置电流,促使Ia,Ib,Va升高。
           那Msw的源极应该接在哪里???

期待大家解答解答~
 楼主| 发表于 2016-9-14 16:50:52 | 显示全部楼层

补图!!!

补图!!!
补图补图!之前没上传成功。。
发表于 2016-9-14 21:59:46 | 显示全部楼层
本帖最后由 jzr1989 于 2016-9-15 00:15 编辑

孤以为,Msw源极接Vst。
未启动时处零电流状态,Ia=0,Va=0; Ist=0,但Ibias流入Qst,Vst不等于0;
此时Vst大于Va,CMP输出为高,待续打开Msw直到Va建立起来且大于Vst,CMP输出为低关闭Msw。
另外,N0要小于N,才能使建立起来后Ibias不流入Qst,Ist=Ia的情况下Vst一直小于Va。
再者,要怎么样保证CMP初始输出为高打开Msw使Ibias流入Qst,寡人也不知道了。

第二个问题,Mpu4接Vpub这是肯定的。
发表于 2016-9-16 14:15:36 | 显示全部楼层
三楼说的:“再者,要怎么样保证CMP初始输出为高打开Msw使Ibias流入Qst,寡人也不知道了。”,确实很难保证,换一个吧,启动电路多得是!
发表于 2017-7-22 18:12:47 | 显示全部楼层
1、Mpu1,Mpu2,Mpu3、Mpu4栅极电压同受OPA输出控制.
2、Msw的源端连接至Vb端.
发表于 2018-2-22 17:10:35 | 显示全部楼层
5楼准确
发表于 2018-2-23 16:33:14 | 显示全部楼层
原文后面有详细的电路图,接法。你要仔细看

回复 1# dian0220
发表于 2018-2-23 20:04:34 | 显示全部楼层
栅极电压同受OPA输出控制
发表于 2018-2-24 12:02:26 | 显示全部楼层
按照设计规则做
发表于 2024-12-1 13:23:03 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 12:57 , Processed in 0.032907 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表