在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 33716|回复: 179

【原创】FPGA时序分析之Gated Clock 1

[复制链接]
发表于 2009-2-26 19:00:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
FPGA设计一条原则是尽量使用同步逻辑,即尽量整个设计中使用一个clock,而且该clock尽量走全局时钟线,也就是不要在clock path上加上逻辑,不要用受控时钟。但是在有些情况下,受控时钟难以避免,例如在用FPGA进行验证ASIC设计时,因为ASIC为了low power的要求,通常会使用逻辑控制时钟的开关。


如果对受控时钟不加以任何变换,其负面作用通常是通常会有hold timing冲突。hold timing问题不像setup timing问题,不能靠依靠降低时钟频率解决;在ASIC设计时解决hold timing问题通常靠工具自动增加时钟树分支延迟,使时钟到目标寄存器的时间在建立-保持时间窗内。


FPGA阶段,通常有几种办法:

1. 不理会hold timing问题,这样可能有时编译出来的系统可以正常工作,有时候又不能工作,
比较飘逸;


2. 手工将gate clock等系统异步时钟改成同步时钟,办法就是将clock path上的逻辑合并到寄存器的数据输入端。


3. 使用synplifygate clock转换为non-gate clock


4. altera quartus8.0以上有转换gate clock的功能,可以使用。




FPGA时序分析之Gated Clock1.pdf (316.64 KB, 下载次数: 819 )
发表于 2009-2-26 19:54:23 | 显示全部楼层

多谢,时序分析是个难题

FPGA比较难啊
发表于 2009-2-26 22:20:36 | 显示全部楼层
正在准备学习FPGA。
发表于 2009-3-2 22:00:50 | 显示全部楼层
比较飘逸?

哈,,
这个词用的好,,
发表于 2009-3-3 10:25:36 | 显示全部楼层
活学活用FPGA!!
发表于 2009-3-3 16:29:12 | 显示全部楼层
:victory:
发表于 2009-3-3 16:35:37 | 显示全部楼层
ding~~~~
发表于 2009-3-4 22:00:19 | 显示全部楼层
看来fpga时序真的是一个难题,怎样才能学好呢?多多交流!
发表于 2009-3-6 10:55:18 | 显示全部楼层
ding !!!!
发表于 2009-3-6 11:14:45 | 显示全部楼层
多谢分享经验,学习学习:)
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 04:38 , Processed in 0.028586 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表