在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4248|回复: 7

[讨论] ise chipscope 使用讨论

[复制链接]
发表于 2016-1-30 14:32:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 luoyanghero 于 2016-1-30 14:39 编辑

搜狗截图20160130143444.bmp
使用cdc文件添加信号时,会出现信号类型,如上FDCE,INV,FDC都是什么类型啊?在ISE哪里的文档可以看到这些类型说明? 搜狗截图20160130143723.bmp

在使用chipscope抓取波形时,为什么信号的翻转不与采样的沿对齐?比如debussy,modelsim,ise中看波形,信号都是这样对齐上升沿的
2.bmp
发表于 2016-2-4 08:36:37 | 显示全部楼层
主要看相关信号时序关系,与采样时钟对齐不对齐问题不大吧
 楼主| 发表于 2016-2-5 11:55:18 | 显示全部楼层
回复 2# 董小三


   xiexie
发表于 2016-7-25 20:19:32 | 显示全部楼层
路过,学习了
发表于 2016-7-26 10:59:08 | 显示全部楼层
study。
发表于 2019-6-23 07:42:32 | 显示全部楼层
Xilinx tool considers the actual delay of the cells as well. Hence you see the difference.
发表于 2019-6-23 22:56:01 | 显示全部楼层
时延
发表于 2019-6-24 06:08:18 | 显示全部楼层
实际的时延在Chipscope. 一般前仿真没有时延信息。 但是后仿真有时延, CHIPSCOPE与后仿真相似。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-28 21:13 , Processed in 0.022277 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表