在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3274|回复: 2

[求助] 仿真结果与实际测试结果不相符

[复制链接]
发表于 2016-10-4 10:03:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
你好,自己编写的程序,在仿真的时候结果都对,但是在下载到板子上,经过示波器测试后,结果就差别很大,就连基本的时钟信号都不对,而且信号会出现渐渐变弱,后又增强的情况。具体情况也不好描述,刚接触FPGA,就想问问有经验的,这种情况可能是什么原因造成的,或是需要注意哪些问题?或是有些相关资料可以推荐给我,谢谢大家!祝大家国庆快乐。
发表于 2016-10-4 14:33:46 | 显示全部楼层
主时钟频率是否过高?试试时序约束看看行不行。
 楼主| 发表于 2016-10-4 19:14:36 | 显示全部楼层
回复 2# yzmerry


 谢谢你!  主时钟是20M,没做时序约束,准备下一步做个时序约束再试试看。  有个问题想请教你下,我这边有两个时钟,外部晶振是不是就算是外部时钟?然后前端输入也有个时钟信号PCLK=65M,那这个时钟算是外面时钟吗?是不是两个都需要做约束?  我在代码中设置了一个IP核DCM,因为要产生读写时钟,选择的输入时钟为晶振的20M,想请问下这些产生的时钟是不是也需要约束?新手,也在一点点摸索,不好意思问的有点多了,希望你可以帮我解除疑惑。谢谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-20 21:19 , Processed in 0.025488 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表