在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7722|回复: 20

[求助] 关于SD-ADC的SNR偏小问题

[复制链接]
发表于 2012-12-23 19:32:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位,小弟做了一个SD-ADC,matlab模型的非理想SNR为84dB,但是cadence搭的实际电路测得SNR只有13dB,不知道原因出在哪里。这是cadence输出的fft信号输出 1.PNG 2.PNG ,求大神帮分析问题是出在哪里。根据图像感觉DC部分的噪声翘起来了,不知道原因在哪里。
发表于 2012-12-23 19:35:52 | 显示全部楼层
ADC的输出有没有减去平均值?
 楼主| 发表于 2012-12-23 19:38:32 | 显示全部楼层
回复 2# whulaisla


    matlab的code里已经减去输出的平均值了啊,应该没有DC信号的
发表于 2012-12-24 06:17:36 | 显示全部楼层
你要么贴的详细点要么别贴,没意义
 楼主| 发表于 2012-12-24 13:54:38 | 显示全部楼层
回复 4# hezudao

不好意思,因为刚接触的modulator,我也不知道还需要哪些信息。我做的是连续的SD modulator,3阶滤波,8位量化。matlab建模仿出来是84dB,我查了一下,前馈和反馈系数都没错,反馈DAC是电流反馈,怕这个地方有问题,我把DAC换成理想的电流源反馈了,结果SNR还是13dB,现在真的不知道是哪个地方出问题了。难道是量化器的延时太长引起的?Matlab仿真的系统容忍延时可以达到3n秒的,我量化器的延时不到0.4n。顺便附上恢复出来的时域图像,不知道有用没有 3.PNG
 楼主| 发表于 2012-12-24 15:46:27 | 显示全部楼层
回复 4# hezudao


    我再补充下,刚才的确发现DC附近的噪声有上翘,请问这可能是由哪些原因造成的?[attachimg]492554
4.PNG
发表于 2012-12-24 19:13:26 | 显示全部楼层
有取window吗?
还有你的信号频率是怎么取的?
 楼主| 发表于 2012-12-24 21:10:56 | 显示全部楼层
回复 7# kuohsi
取window了,输入信号500K,FS=64M,OSR=32
发表于 2012-12-24 22:12:37 | 显示全部楼层
感觉你的DAC有问题,你做了DWA了吗?
发表于 2012-12-24 22:15:33 | 显示全部楼层
而且,输入信号和采样率看起来没coherent,hanning winow? 三个点就该下来了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 16:43 , Processed in 0.023511 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表