在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 10321|回复: 30

[讨论] verilog 中FIFO 问题

[复制链接]
发表于 2010-9-8 11:37:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟Verilog比较菜,问一个关于FIFO很基本的问题,就是从快时钟域到慢时钟域数据传输时,一般要用到FIFO做缓冲,我的疑惑就是,如果快时钟域的数据一直不停的输出,而FIFO的缓冲又不够大,当FIFO缓存写满时,那么快时钟域的一些数据是不是不能暂存在FIFO里而不能被慢时钟域的时钟采样到?或者快时钟域新产生的数据会把FIFO缓存里的数据覆盖掉?
发表于 2010-9-8 12:22:40 | 显示全部楼层
应该是会被覆盖掉
发表于 2010-9-8 12:34:03 | 显示全部楼层
我认为是前者,要是能覆盖掉,就不能理解为先进先出了吧。
发表于 2010-9-8 12:34:13 | 显示全部楼层
這時候要用FULL / EMPTY的訊號來作流量控制

快要FULL的時候就通知快時域的訊號停止在放資料近來
发表于 2010-9-8 12:40:02 | 显示全部楼层
楼上说的没错,不能让快速端一直发,否则会造成丢包。
发表于 2010-9-8 12:45:24 | 显示全部楼层
xu xi yi xia
 楼主| 发表于 2010-9-9 10:17:14 | 显示全部楼层

可是快时钟域的数据一直在产生呢? 是不是快时钟域要由FIFO产生一个反馈信号,类似FULL这种,一旦FIFO写满,快时钟域的电路就暂停运算,直到FIFO又能重新写入?
5# gaurson
发表于 2010-9-9 10:54:41 | 显示全部楼层
一般都会有反馈机制的,从应用角度考虑,溢出出错后,要重新再次通信的。
发表于 2010-9-9 12:13:24 | 显示全部楼层
对,是需要fifo反馈一个空满的标志,来控制流量。
发表于 2010-9-9 13:38:20 | 显示全部楼层
5楼的正解,确实需要空,满标志来控制流量的输入,输出。不过这两个标志的产生还是比较复杂。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-21 09:51 , Processed in 0.022991 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表