在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4185|回复: 8

[求助] 大哥们帮忙看一下我的CDR问题吧

[复制链接]
发表于 2016-8-11 09:59:11 | 显示全部楼层 |阅读模式
500资产
最近在做一个实习项目,顺便作为毕设,菜鸡各种卡壳啊,推敲一个10G的CDR电路的结构,画出来的结构图如下 QQ图片20160811093417.jpg

现在问题是:
1. 该结构中的PD与FD跟之前在书上或者文献上看到的不太一样,而且没有发现异或门,倒是有很多或非门
2. LF与VCO_CTRL应该是作为粗调和细调共同控制VCO,在电荷泵端LF反馈回来控制自己的充放电,ABC三个节点的高低电平值是固定的,也就是说LF最终也会固定在与BIAS1和BIAS2相关的一个确定值上面,那么PD过来的信号就起不到作用了,而且通过仿真,PD中Buffer后的X信号是一个直流信号,导致电荷泵端与X相关的开关都是关断的,这样PD过来的信号就确实起不到作用,而图片中底部FD与PD共同控制LF的尾电流非常小,无法与电荷泵端的充放电电流相比,所以应该也起不到什么作用
3.VCO_CTRL在充放电时序上受到FD信号的影响(如果是细调应该是PD信号控制才对,但是这部分是VCO的另一个可变的控制信号,暂且认为是细调了),充放电的尾电流却是由LF控制的,那么问题是如果是粗调和细调,却找不到切换的开关,LF一直都是起作用的。


大哥们帮帮忙,提提建议也好,现在这问题卡了好久了,公司里也没人能帮的上忙

发表于 2016-8-13 15:20:16 | 显示全部楼层
好复杂,没看懂
 楼主| 发表于 2016-8-16 08:16:15 | 显示全部楼层
回复 2# lwjee


   谢谢支持!
发表于 2017-4-29 15:03:41 | 显示全部楼层
楼主   这个  问题解决了没  ?
发表于 2017-4-29 22:25:52 | 显示全部楼层
本帖最后由 lenovour 于 2017-5-2 00:08 编辑

你的问题解决了吗?

你图中有的地方画得不完整,bias1/2 的地方是for测试用的。VCO_CTRL和FL不是粗调和细调,是forward和积分通路,所以是同时工作的。
联系我讨论吧。13917882351
发表于 2017-4-30 11:05:21 | 显示全部楼层
谢谢分享
发表于 2018-12-24 08:05:01 | 显示全部楼层
学习中。。。。
发表于 2018-12-24 15:20:43 | 显示全部楼层
学习中,围观大佬解答
发表于 2019-12-30 15:57:59 | 显示全部楼层
学习中,围观大佬解答
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 15:20 , Processed in 0.027337 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表