在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3108|回复: 8

[求助] 请问CDR中的PI线性度仿真需要达到什么程度?

[复制链接]
发表于 2016-9-6 15:10:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教一个问题,对CDR的PI仿真线性度,主要看DNL和INL,在tt情况,这两个指标需要达到什么值比较好呢?在多个corner情况下需要达到什么值呢?
 楼主| 发表于 2016-9-7 09:13:50 | 显示全部楼层
顶一下
 楼主| 发表于 2016-9-7 09:13:50 | 显示全部楼层
顶一下
 楼主| 发表于 2016-9-7 09:13:50 | 显示全部楼层
顶一下
 楼主| 发表于 2016-9-7 09:13:50 | 显示全部楼层
顶一下
发表于 2016-9-15 08:58:10 | 显示全部楼层
对于PI来说,DNL比较重要。首先要保证单调性,高速应用比如20G以上不容易做好,一般偏差~0.3LSB就可以了。
发表于 2016-9-18 09:44:54 | 显示全部楼层
其实你PI bit/四边形or八边形架构一选定,PI理论上最小DNL和INL就已经出来了,在设计中朝着这个方向努力就行。再往top上看,PI的DNL/INL其实得根据CDR的system simulation来确定。一般DNL重要性高于INL,但高频INL的影响也不容忽视,设计中多注意跨象限PI线性度变化
 楼主| 发表于 2017-2-20 15:01:21 | 显示全部楼层




  非常感谢您,您说的~0.3LSB是包含了各种corner情况下的吗?仿DNL时输入的是方波时钟信号还是正弦波呢?
 楼主| 发表于 2017-2-20 15:10:48 | 显示全部楼层


其实你PI bit/四边形or八边形架构一选定,PI理论上最小DNL和INL就已经出来了,在设计中朝着这个方向努力就行 ...
whulaisla 发表于 2016-9-18 09:44




  非常感谢您,您说的“PI bit/四边形or八边形架构一选定,PI理论上最小DNL和INL就已经出来了”,我没有理解,可以详细讲讲吗?您提醒的跨象限线性度的问题确实是非常好的提醒,我看到有的PI插值图起始相位不在坐标轴上,这样就避免了跨象限时出现的“跳码而相位不移动”的问题了吧?还有电路结构图,其中有个固定的电流之路,这个是电流型的PI。 相位插值.png 电路.png
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 12:05 , Processed in 0.039563 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表