在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1490|回复: 0

[原创] Xilinx FPGA入门连载64:基于数码管显示的RTC读取

[复制链接]
发表于 2016-4-1 17:54:32 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Xilinx FPGA入门连载64:基于数码管显示的RTC读取

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1jGjAhEm

1.jpg


1 功能简介


如图所示,本实例通过IIC接口定时读取RTC中的分、秒寄存器,将分、秒数据分别显示在数码管的高2位和低2位。

2.jpg


2 模块划分


本实例模块划分如图所示。

3.jpg


Seg7.v模块产生数码管显示驱动。


Iic_controller.v模块产生IIC读写的时序。


Rtc_controller.v模块产生RTC寄存器的读写控制,将读写信号连接到iic_controller.v模块实现底层的读写。


Rtc_top.v模块衔接iic_controller.v模块和rtc_controller.v模块。


3 板级调试

连接好下载线,给SP6开发板供电(供电的同时也连接好了UART)。

打开ISE,进入iMPACT下载界面,将本实例工程下的sp6.bit文件烧录到FPGA中在线运行。


此时我们可以看到数码管显示RTC芯片中的分、秒信息,分、秒递增的速度和我们实际的秒是同步的。





您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 01:15 , Processed in 0.020405 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表