在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2315|回复: 0

[原创] Xilinx FPGA入门连载29:基于Chipscope的超声波测距调试之板级调试

[复制链接]
发表于 2015-11-29 18:53:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Xilinx FPGA入门连载29:基于Chipscope的超声波测距调试之板级调试

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1jGjAhEm

1.jpg


1 ChipScope Pro调试


接下来我们将进行板级调试,看看用Chipscope中采集到的ECHO波形到底如何。

如图所示,首先在“Design à Implementation”下选中工程顶层代码文件sp6.v,然后双击“Processes”下的“Analyze Design Using Chipscope”。

2.jpg


随后弹出“ChipScope Pro Analyzer”的界面如图所示。

3.jpg


此时,需要连接好SF-SP6开发板的下载线,并给它供电。当然了,超声波测距模块也一定要连接到板子上。

如图所示,点击菜单“JTAG Chain”,选中下载线为“XilinxPlatform USB Cable”。

4.jpg


随后弹出如图所示的对话框,点击“确定”。

5.jpg


紧接着又弹出如图所示的菜单,点击“OK”。

6.jpg


如图所示,此时“Project:sp6 à JTAG Chain”下面出现了两个设备,我们找到“DE:0 MyDevice0 (XC6SLX9)”这一行,右键单击后弹出菜单中选择“Configure…”。

7.jpg


如图所示,在弹出的配置页面中,我们点击“Select New File”按钮,打开当前工程所在路径下的sp6.bit文件。加载完成后,我们直接点击“OK”。此时将会把sp6.bit文件烧录到当前的FPGA在线运行。

8.jpg


如图所示,此时的“Project:sp6 à JTAG Chain à DE:0 MyDevice0 (XC6SLX9)”下出现了更多的菜单项。

9.jpg


如图所示,双击“Trigger Setup”,然后在右侧中可以设定触发条件。我们这里设定M0:TriggerPort0 == R,即上升沿触发。为了标语观察,我们也设置“Position”为64

10.jpg


如图所示,双击“Project:sp6 à JTAG Chain à DE:0 MyDevice0 (XC6SLX9)”下的“Waveform”项,然后设置“TriggerRun Mode”为“Single”,接着点击开始按钮就可以开始采集了。

11.jpg


如图所示,我们采集到的波形可以通过菜单上的放大或缩小按钮进行缩放。

12.jpg


如图所示,大家可以通过在超声波测距模块的不同距离放置障碍物(比如一本比较平整的图书),采集到的波形会存在不同的高脉冲宽度。


13.jpg





1.jpg
2.jpg
3.jpg
4.jpg
5.jpg
6.jpg
7.jpg
8.jpg
9.jpg
10.jpg
11.jpg
1.jpg
2.jpg
3.jpg
4.jpg
5.jpg
6.jpg
7.jpg
8.jpg
9.jpg
10.jpg
11.jpg
1.jpg
2.jpg
3.jpg
4.jpg
5.jpg
6.jpg
7.jpg
8.jpg
9.jpg
10.jpg
11.jpg
1.jpg
2.jpg
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-25 01:48 , Processed in 0.019572 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表