在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 4025|回复: 0

[求助] virtex6 ml605板 关于添加DDR3后导致MAP时 【idelayctrl超出】的报错

[复制链接]
发表于 2015-1-12 11:10:45 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
请教各位大神
背景:最近在做DDR3,需要将DDR3添加到原来工程(简记为A)中,替换某个RAM。DDR3已经参考example_design设计好了控制电路,并且在未与A相连的情况下上板子测试验证了DDR3控制模块设计的正确性。同时,A工程已经多次上板子测试过功能的正确性。

但是在将DDR3添加进A工程后,MAP阶段报错,报告显示idelayctrls overmapped,具体而言:

numbers of IDELAYCTRLS 36 out of 18 200% overmapped.

但是A工程单独的报告IDELAYCTRLS 只用了3个,DDR3单独的报告只用了3个,不知道为什么只是简单的将DDR3连进A工程且没做任何逻辑电路的添加,就造成了IDELAYCTRLS 翻了数十倍的问题。

查过一些解决办法,需要对idelayctrls做LOC约束,但具体怎么约束不太清楚。不知道上述问题的本质原因出自哪里。

谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-14 00:02 , Processed in 0.017029 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表