在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3253|回复: 4

[求助]用FPGA/CPLD实现PCI控制器,需要多大规模的FPGA/CPLD

[复制链接]
发表于 2007-4-4 22:56:35 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
rt,以前没有做过,不知道该如何选型,该选择门极是多少的?
讨论一下,最好能够把公司、型号、规格说出来,如果能够有些说明就更好了
多谢
发表于 2007-4-5 22:33:20 | 显示全部楼层
跟需要实现的功能有关,
去opencore上下个pci的ip核,可以得到所需资源的估计值
发表于 2007-4-5 23:56:05 | 显示全部楼层
现在FPGA厂家会提供这个IP出来,PCI总线的规格相对比较复杂,如果不需要实现全部的规格需要的资源应该不多,但CPLD的资源应该不太够。
发表于 2007-11-16 12:36:36 | 显示全部楼层
我也有选型的问题
发表于 2007-11-23 05:53:46 | 显示全部楼层
altera公司的FPGAEP1C3、EP2C5都可以,大约需要1k多的资源。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 01:56 , Processed in 0.018228 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表