在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2333|回复: 5

[求助] 多模块控制一个外部存储器,用总线可以吗?

[复制链接]
发表于 2014-12-9 10:26:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 zyj3334683 于 2014-12-9 10:29 编辑

最近遇到一个问题,在做ML605板子的实验,需要用到板子上的DDR3做存储。但是请求使用DDR3的自己做的小模块不止一个,而且将来可能更多。DDR3只有一套接口,所以如果想要多模块都能访问DDR3,必须做上层仲裁。但是怕自己做的扩展性不好,也怕很多问题考虑不周全,所以想能不能用某种总线的方式,将需要访问DDR3的模块作为主设备,DDR3作为从设备,多主一从的访问DDR3。不知道这种想法是否可行,如果可行,应该选择哪种总线比较好呢?大概是个什么结构?
xilinx的DDR3 MIG可以选择AXI接口,不知道这个能不能完成我需要的用途?
 楼主| 发表于 2014-12-9 14:42:41 | 显示全部楼层
不知道有没有合适的比较普遍的总线可以用,自顶一记,希望能有人解救。
发表于 2015-2-5 15:56:52 | 显示全部楼层
如果选择AXI接口,可以使用Multi-Port-Front-end core来实现总线仲裁
发表于 2015-2-5 22:13:03 | 显示全部楼层
多访单,必须要仲裁,你怎么都逃不过仲裁的。。。所以还是老实写个仲裁吧,简单的轮询就可以
发表于 2015-2-5 22:34:16 | 显示全部楼层
IP应该支持多端口的
发表于 2015-2-6 08:43:03 | 显示全部楼层
4楼说得有道理,无法避免仲裁
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 13:07 , Processed in 0.024838 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表