在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 13982|回复: 10

[求助] oddr2后面接一个OBUF用来输出时钟,但是输出管脚上没有信号

[复制链接]
发表于 2014-3-24 17:03:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Isim做了仿真,波形没问题
  整个通路是pin(50Mhz)——BUFG——PLL_base——一个生成方波的分频模块——ODDR2——OBUF
  器件是Spartan6 LX9
  输出个几十M的时钟都搞不定,十分闹心啊
  恳请各位大侠帮助,多谢了!
发表于 2014-3-24 17:45:36 | 显示全部楼层
你看看 iob的报告,那个引脚有没有用到
发表于 2014-3-24 19:24:30 | 显示全部楼层




   这种方式很常用的啊,检查下输入,管教分配,PLL锁定
 楼主| 发表于 2014-3-24 21:28:38 | 显示全部楼层
回复 2# haitaox

谢谢大侠相助,我是初学的小白,你说的IOB是这个吗?
捕获.PNG
   
从这看应该是用到了啊。。。
 楼主| 发表于 2014-3-24 21:32:46 | 显示全部楼层
回复 3# wrl201


  谢谢帮助,请问如果用oddr2输出上百M的时钟,是不是引出到任何一个可用的IO管脚都可以?我记得在哪看到过是可以的啊,或者说Spartan-6有没有专门的适合作为高速时钟输出的引脚?谢谢了!
发表于 2014-3-24 22:44:03 | 显示全部楼层
从你的IOB报告来看,是用到了输出引脚。能否把你的map warning message贴出来看看
发表于 2014-3-25 14:36:17 | 显示全部楼层


回复  wrl201


  谢谢帮助,请问如果用oddr2输出上百M的时钟,是不是引出到任何一个可用的IO管脚都可以 ...
大王派我来巡山 发表于 2014-3-24 21:32




   对的,没有专用输出管脚,普通管脚就可以了。而且用ODDR来输出时钟,在源同步接口设计时,推荐这么用的,这一点肯定没问题
发表于 2015-3-25 23:19:33 | 显示全部楼层
时钟通过ODDR输出,在FPGA中ODDR会被放在IOB中,这样输出的时钟能保证相位和clk保持一致!
发表于 2015-11-27 15:55:45 | 显示全部楼层
之前也是遇到这样的问题,是时钟引脚不对
发表于 2016-1-11 10:15:27 | 显示全部楼层
我也遇到类似的问题,我用SPARTAN-6 XC6SLX9,在调用PLL后想要输出其得到的时钟到外部,就必须加ODDR2,我是小白,只好回去看SELSCT io手册,现在还在继续学习这块时钟管理。看了好多,有人说Xilink的是不可以直连到IO资源的,需要一个缓冲驱动,还有说在UCF文件约束中加上
PIN "U_CLOCK_PLL/clkout1_buf.O" CLOCK_DEDICATED_ROUTE = FALSE;
PIN "U_CLOCK_PLL/clkout2_buf.O" CLOCK_DEDICATED_ROUTE = FALSE;
几条约束就好。正号遇到这个问题,等我看完,再来补充。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-19 14:26 , Processed in 0.028686 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表