在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2395|回复: 1

[资料] CPLD乒乓球电路设计

[复制链接]
发表于 2012-7-12 23:45:44 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
一、 实验目的
  (1) 学习用MAX+Plus II开发系统对可编程逻辑器件编程的方法;
  (2) 学习“CPLD/FPGA数字发展实验箱”的使用方法以及把文件下载到CPLD芯片中的方法。
  二、 仿真电路设计及设计思路
  仿真电路图如图所示。具体的电路接法及工作原理说明如下:
  用两个74LS194四位双向移位寄存器模拟乒乓球台,其中第一个74LS194的DL输出端接第二个的右移串行输入端,这样当乒乓球往右准备移出第一个寄存器的时候就会在时钟脉冲的作用下被移入第二个寄存器。同样道理,第二个74LS194的AR输出端接第一个的左移串行输入端。
  由于台面只能有一个乒乓球,以及乒乓球到达球台末端就出界,所以第一个74LS194的右移串行输入端及第二个的左移串行输入端接低电平。
  复位端操作原理如下:复位端reset通过非门接到两个D触发器的置1输入端,使两个D触发器的输出端Q均为高电平。这时两个移位寄存器的控制端S0、S1均为高电平,移位寄存器处于并行输入状态。由于乒乓球在发球的时候只能处于球台的两端,因此第一个寄存器的A输入端接setL发球控制开关,第二个寄存器的D输入端接setR发球控制开关,而两个寄存器的其它并行输入端都接低电平。
  运动员击球原理如下:假设现在乒乓球在球台的左侧,AL输出端为高电平,这里运动员击球,hitL为高电平,AL和hitL通过与门和非门给两个D触发器形成时钟脉冲,这时第一个D触发器的D输入端为低电平;由于DR为低电平,第二个D触发器的D输入端为高电平。于是hitL产生脉冲的结果是Q1=0,Q2=1。这两个电平作用到移位寄存器上就是:S0=1,S1=0。这两个控制端电平使寄存器产生右移信号。右边的运动员击球的情况类似。
  需要特别说明一下:上面的设计电路图在击球脉冲(hitL和hitR)的设计上与实验指导书的设计稍微有点不同。在非门的两个输入端分别加了一个与门。这样只有在乒乓球在球台左边的时候hitL才能对D触发器形成时钟脉冲,只有乒乓球在球台右边的时候hitR才能对D触发器形成时钟脉冲。也就是说,运动员过早或过晚挥拍都无效。
  而按照指导书的原图,运动员过早或过晚挥拍都会使移位寄存器的S0=1,S1=1,也就是说,游戏重新回到开始状态。我认为我的设计更加符合实际逻辑。
发表于 2012-9-12 16:53:59 | 显示全部楼层
谢谢共享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-9 16:18 , Processed in 0.025180 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表