在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5430|回复: 3

[模拟] 时域时钟抖动分析(二)

[复制链接]
发表于 2012-6-27 13:56:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
时域时钟抖动分析(二)

作者:Thomas Neu, 德州仪器 (TI) 系统兼应用工程师

引言

本系列文章共三个部分,第 1 部分重点介绍了如何准确地估算某个时钟源的抖动,并将其与 ADC 的孔径抖动组合。在本文即第 2 部分中,这种组合抖动将用于计算 ADC 的信噪比 (SNR),之后将其与实际测量情况进行比较。

滤波采样时钟测量

我们做了一个试验,目的是检查测得时钟相位噪声与提取自 ADC 测得 SNR 的时钟抖动的匹配程度。如图 11 所示,一个使用 Toyocom 491.52-MHz VCXO 的 TI CDCE72010 用于产生 122.88-MHz 采样时钟,同时我们利用 Agilent 的 E5052A 来对滤波相位噪声输出进行测量。利用一个 SNR 主要受限于采样时钟抖动的输入频率对两种不同的 TI 数据转换器(ADS54RF63 和 ADS5483)进行评估。快速傅里叶变换 (FFT) 的大小为 131000 点。


详情点击
发表于 2012-6-28 09:57:04 | 显示全部楼层
学习学习!
发表于 2012-6-28 15:58:19 | 显示全部楼层
不错的显示

eetop.cn_fpga_vF-2011.09_common_linux.part004.rar

13.35 MB, 下载次数: 0 , 下载积分: 资产 -5 信元, 下载支出 5 信元

eetop.cn_fpga_vF-2011.09_common_linux.part004.rar

13.35 MB, 下载次数: 0 , 下载积分: 资产 -5 信元, 下载支出 5 信元

发表于 2012-6-29 03:46:04 | 显示全部楼层
支持意大利,等待...












                               
登录/注册后可看大图

自学英语的方法,www.yingyuxuexiji.com.cn
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-2 03:39 , Processed in 0.020989 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表