在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2798|回复: 8

[讨论] 带隙的启动时间

[复制链接]
发表于 2011-11-21 22:44:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
想问问大家做的带隙的启动时间能做到多小?就是VDD快速的上升供电,到输出稳定的VREF这个时间差,能不能做到10ns级别。若有的话,很想知道用的是什么工艺,什么结构。
发表于 2011-11-21 23:22:26 | 显示全部楼层
哈哈,我也想知道
就是电源上电都没法这么快。。。
发表于 2011-11-22 18:05:34 | 显示全部楼层
电源上电都是us甚至ms级别
 楼主| 发表于 2011-11-22 19:22:26 | 显示全部楼层
本帖最后由 analoging 于 2011-11-22 19:30 编辑

仿真中不是可以快速上电嘛,仿真中可以达到10ns的响应时间吗?
有没有注意过?
发表于 2011-11-23 10:01:34 | 显示全部楼层
电源pin一般接大电容,上电不可能快。脱离实际去仿真有意义?
发表于 2011-11-23 16:41:32 | 显示全部楼层
10ns?? 这是神马速度啊  不太可能的
 楼主| 发表于 2011-11-23 23:21:59 | 显示全部楼层
芯片先慢慢上电,芯片中的带隙模块的供电是等芯片上电稳定后,产生一个使能信号,再给带隙供电,我想这种情况下,带隙上电是可以做的很快的吧。
发表于 2011-11-24 15:18:49 | 显示全部楼层
回复 7# analoging
一般来说,上电稳定同时Bandgap也稳定了,你这么强调这个方式有什么意义呢?
发表于 2011-11-24 15:19:58 | 显示全部楼层
带隙稳定时间可以做到100ns以下,但是再小也就没有实际的意义了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-4 16:17 , Processed in 0.037790 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表