在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: chaoqunlv

[求助] bandgap在工艺角仿真时,ss、ff差别较大,为什么,怎样可以解决?

[复制链接]
发表于 2022-4-7 19:12:47 | 显示全部楼层
个人觉得这种情况,应该是工作点设置的不合理导致的,可以用op查看一下
发表于 2023-12-8 16:56:12 | 显示全部楼层
在这栋楼里,学习到很多,谢谢大家
发表于 2024-1-17 12:08:46 | 显示全部楼层


哈哈哈哈,见到前辈了,我一直也在做这方面的工作。全CMOS亚阈值电压基准最大的问题应该就是process了,很大程度上都要依赖VTh,想要减小process变化,又不能用电阻补偿,最好的办法就是ΔVTH结构,已经可以将近百mv的电压降低,然后我建议电流补偿,可降到个位数
发表于 前天 10:43 | 显示全部楼层
mark.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-12 03:03 , Processed in 0.022294 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表