在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6462|回复: 9

[求助] 请问scan enable和scan clock在clock gating上不能正确连接应该如何处理?

[复制链接]
发表于 2011-1-4 11:00:36 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
向大家请教一个问题,是关于scan enable和scan clock在clock gating上不能正确连接上的。具体情况是这样:
在综合core一层时插入了clock gating。
再对core netlist插scan, 这个netlist中包含clk_gen模块,core有两个时钟输入port,分别是ck_in和ck_system,ck_in是scan clock, ck_system是功能模式下的clock, 这两个时钟输入ck_gen模块,输出时钟是系统中各模块所需时钟,如ck_gpio, ck_usb等,在这个模块内部对这些生成的时钟用test_mode对ck_in和ck_system进行了mux。
在未插scan时,综合出的core的netlist中各gating的TE端接的是1'b0, clk输入端接的是ck_gen输出的对应各子模块时钟,是正确的。
如下图1:
1.jpg


在插scan时脚本中指定ScanClock为core的ck_in port,ScanEnable为core的scan_enable port。
期望插完scan后的样子是clock gating不的clk输入端不变,同时TE端接到core的scan_enable port上。
如下图:
3.JPG
插完scan的netlist中出现了两个问题:
1.各clock gating新增了一个clk输入端口,接到core的ck_in port上。
2.各clock gating新增了一个TE端,接到core的scan_enable port上。而原来的TE仍接1'b0
如下图:
2.JPG

那么我该怎样才能把gating插成第二张图的形式呢?(用DC2009或DC2010)

谢谢!
 楼主| 发表于 2011-1-4 19:52:11 | 显示全部楼层
这么仔细画的图居然没人回答,我顶!!
发表于 2012-3-9 21:53:26 | 显示全部楼层
SE直接hook up过去不行吗
发表于 2012-3-9 23:14:06 | 显示全部楼层
1:什么工具?
2:gating cell用的什么?
发表于 2012-3-10 19:19:32 | 显示全部楼层
感觉是需要hook up过去。
发表于 2013-8-29 11:37:06 | 显示全部楼层
问另外一个问题,如何将有TE端clock gating cell变成不带TE端的,因为不是每个模块都期望加入scan chain的。
发表于 2013-8-29 12:41:44 | 显示全部楼层
gating cell怎么没有EN端呢?
发表于 2013-9-8 14:43:46 | 显示全部楼层
学习了
发表于 2019-6-11 17:33:57 | 显示全部楼层
博主问题解决了吗?
发表于 2021-4-23 21:43:40 | 显示全部楼层
同问题,然后时序违例很大
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-24 12:59 , Processed in 0.025630 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表