|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
本帖最后由 sejimmu 于 2010-5-27 21:43 编辑
论文题目是A Fully Differential Charge Pump with Accurate Current Matching
and Rail-to-Rail Common-Mode Feedback Circuit.
电路图为
Vcp,Vp,Vcn,Vn 可能存在电压为零的现象,当它们为零时,M3,M7的栅为高电平,而M2的栅压为零(CMFB使其为零),这样,CP就不能正常工作了? M3如果也是关闭的,PLL环路反馈也无法改变此极端条件啊.如果是依靠A1,M3,亚阈值电流"正反馈"来给Vcp充电,那时间也太长了?此外A1,A2,CMFB的闭环结构如何保证其环路稳定性?(误差放大器结构同时存在正负反馈啊,虽然lock时,正反馈基本断开的)
希望唐大牛能够指点指点..也希望大家讨论讨论.
具体论文见附件(免费的)
abbr_f23eed2aad971bf071147f0d1260203f.pdf
(350.99 KB, 下载次数: 235 )
|
|