在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 3338|回复: 7

[求助] verilog 能被VCS 编译 但是不能仿真

[复制链接]
发表于 2014-5-15 16:57:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
今天在建模的时候遇到一个问题,就是verilog能被VCS 编译但是不能仿真。
建模是关于PLL 的, 简单描述下就是通过统计输入的参考时钟的20个周期, 计算出输入参考时钟的单个平均周期,定义了3个 real 数据类型,t1,t2 and timediff;
t1 and t2 为时钟的上升沿时刻的“realtime" ,timediff为t1 和t2的差,代码中有一个时钟生成的语句 如下:
reg clk;
initial clk = 1'b0;
always #(timediff/800) clk = ~clk;
     问题就出现在"always #(timediff/800) clk = ~clk"上面, 有它的存在的话能产生波形文件,但是所有的信号都是“NF” , 也就是没有开始仿真, 如果注释掉这语句仿真就能进行。这种写法以前也用过能够仿真, 运行命令 vcs -R -I testbench.v +vc -fsdb -l vcs.log.
说明下,t1 ,t2 and timediff 都能在波形上查看,同时为了做一个实验,另外做了一个test = (timediff/800); test 也是正确的。
    这个问题不知道是工具版本的原因还是什么系统部兼容造成的。 VCS 版本为version D-2010.06-SP1.不知道有其他的人也碰见这个问题没有。
发表于 2014-5-16 10:27:43 | 显示全部楼层
是不是timediff/800算出来的数是 仿真工具不能确认的时间单位
你试试把它改成固定数看看结果
回复 支持 反对

使用道具 举报

 楼主| 发表于 2014-5-17 22:17:45 | 显示全部楼层
有可能是这问题。固定的数得行。
回复 支持 反对

使用道具 举报

发表于 2014-5-19 08:37:27 | 显示全部楼层
你的timescale是什么?我感觉可能是timediff/800的精度不够,被判断成0了。
可以提高timescale的精度试试。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2014-5-20 23:13:42 | 显示全部楼层
是时间精度的问题。已经解决, 但是现在又碰见另外一个问题。(类式问题)
接帖子的如上描述:
   always #(timediff/800) clk = ~clk。 clk可以翻转, 但是
   always #(timediff*value) clk1 = ~clk1, clk1不能翻转,其中timediff 为realtime类型. 而value是一个实数(real类型), 由15Bit数计算而来,15bit中低9位是表示小数。“timescale 1ps/1ps". 个人理解,虽然 timediff*value这个数小数位有可能有很多位, 但是verrilog工具会"四舍五入"来适应timescale 。不至于不能翻转。 求大牛支招解释其中的奥妙。
回复 支持 反对

使用道具 举报

发表于 2014-5-21 10:04:07 | 显示全部楼层
进来学习一下
回复 支持 反对

使用道具 举报

发表于 2014-5-22 13:28:15 | 显示全部楼层
VCS不是很熟悉。
回复 支持 反对

使用道具 举报

发表于 2014-5-22 21:30:21 | 显示全部楼层
多谢分享
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-10-5 09:19 , Processed in 1.157191 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表