|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
今天在建模的时候遇到一个问题,就是verilog能被VCS 编译但是不能仿真。
建模是关于PLL 的, 简单描述下就是通过统计输入的参考时钟的20个周期, 计算出输入参考时钟的单个平均周期,定义了3个 real 数据类型,t1,t2 and timediff;
t1 and t2 为时钟的上升沿时刻的“realtime" ,timediff为t1 和t2的差,代码中有一个时钟生成的语句 如下:
reg clk;
initial clk = 1'b0;
always #(timediff/800) clk = ~clk;
问题就出现在"always #(timediff/800) clk = ~clk"上面, 有它的存在的话能产生波形文件,但是所有的信号都是“NF” , 也就是没有开始仿真, 如果注释掉这语句仿真就能进行。这种写法以前也用过能够仿真, 运行命令 vcs -R -I testbench.v +vc -fsdb -l vcs.log.
说明下,t1 ,t2 and timediff 都能在波形上查看,同时为了做一个实验,另外做了一个test = (timediff/800); test 也是正确的。
这个问题不知道是工具版本的原因还是什么系统部兼容造成的。 VCS 版本为version D-2010.06-SP1.不知道有其他的人也碰见这个问题没有。 |
|