在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
[求助] 请教quartus设置pin的问题 firewear 2012-8-11 45491 tiangua 2012-8-11 20:51
[求助] 关于如何产生一个任意宽度的脉冲 kjdxll 2012-8-10 12449 kjdxll 2012-8-11 12:02
[求助] 请教一个Cache的问题 ysxiliu 2012-8-9 24434 littlecp3 2012-8-11 10:56
[原创] FPGA设计嵌入式系统的问题 陶志妖妖 2012-7-29 32789 littlecp3 2012-8-11 10:50
[求助] Synopsys DC report_lib problem ganzhhua 2011-10-6 43756 关东客 2012-8-11 09:34
[求助] 学习数字集成电路应当掌握哪些方面的内容?有哪些方向? YoungZ1 2012-8-11 01762 YoungZ1 2012-8-11 07:30
[求助] 用ise里的planahead和fpga editor得出的走线延迟不一致,应该信哪个? alpharay 2012-8-10 13940 eaglelsb 2012-8-10 18:31
[求助] virtex-4 的IO口支持多大传输速率呢? hellosky521 2012-8-9 22188 pusher_yxg 2012-8-10 13:28
[讨论] 系统工程师之路如何走?  ...2 zongkai2003 2012-8-4 115855 zongkai2003 2012-8-10 11:42
[求助] ISE13.4 安装问题 110500623 2012-4-10 53276 tangxij000 2012-8-10 11:28
求教:多个异步时钟切换的问题  ...2 duweiwei_lydia 2009-6-16 116379 cornerman 2012-8-10 11:06
[求助] I2S XIDIANCAD2 2012-8-7 33295 gongyuan1992 2012-8-9 23:55
[原创] verdi load library如果是一个目录呢? 杀猪的日子 2012-8-9 33600 tiangua 2012-8-9 20:51
[求助] 关于DC的host问题 frederickxie 2011-9-2 57291 小丫 2012-8-9 17:22
[求助] tetramax add_clocks 怎么设置 lsqswl 2012-8-9 03029 lsqswl 2012-8-9 15:35
[求助] 这是什么情况啊,找不到默认的管脚? qingweisan 2012-7-10 54118 鲁翔 2012-8-9 15:14
[求助] 请教下FPGA在低温下出故障的问题 duck8880 2012-8-9 33677 buley 2012-8-9 13:01
[求助] 怎样把Xilinx的MIG从单端口变为多端口 qingweisan 2012-8-9 12602 buley 2012-8-9 12:54
[求助] opb总线中 opb_be这个信号有什么用 wangjianping530 2012-8-9 02030 wangjianping530 2012-8-9 11:08
[求助] 数字下变频问题请教  ...2 acterone 2012-7-31 125655 zhrscut 2012-8-9 10:51
[资料] verilog_2001_ref_guide.pdf xujin2002ji 2012-8-9 02506 xujin2002ji 2012-8-9 09:32
[讨论] 怎么用25MHz的时钟产生27MHz的时钟啊? anychao 2012-8-8 44759 eaglelsb 2012-8-8 20:34
[求助] 求教讲解 数学运算的电路实现 hhc789 2012-8-8 12874 mudu86 2012-8-8 20:01
[求助] 谁用chipscope看过V-6的DDR3 MIG信号? conanandai100 2012-8-8 02178 conanandai100 2012-8-8 17:06
[求助] 求教关于下变频到零中频载波不同步引起的相位频移的问题 zhanshen 2012-8-8 02104 zhanshen 2012-8-8 16:36
[求助] DCM 使用 sxtz531 2012-8-8 22893 eaglelsb 2012-8-8 16:25
[求助] Michael D.Ciletti 的<<Advanced Digital Design with the Verilog HDL>> huanguestc002 2010-3-15 33410 robberxiong 2012-8-8 15:20
[讨论] 【新手求助啊】DC脚本生成时序分析报告 FPGAASICII 2012-8-4 56842 fengyingzi 2012-8-8 11:24
[求助] Prime Time时钟约束的添加 bob_haohao 2012-8-8 02639 bob_haohao 2012-8-8 11:21
[讨论] 用CPLD将一个双向通信端口扩展为四个双向通信端口 conanandai100 2012-8-7 02181 conanandai100 2012-8-7 16:01
[求助] FPGA动态范围 sulilittle 2012-8-5 46500 sulilittle 2012-8-7 14:10
[讨论] 问题关闭 lxtx603 2012-7-26 87610 lxtx603 2012-8-7 13:02
[原创] 怎样在综合时去掉时钟上的buf? helte320 2012-8-6 33092 wang09123 2012-8-7 12:58
[求助] 关于写uart接收的问题 孫悟 2012-8-6 22474 wang09123 2012-8-7 12:57
[求助] 关于xilinx Spartan-3 系列的XC3s1000的管脚分配的问题 xingtianhn 2012-8-6 33894 xingtianhn 2012-8-7 12:55
下一页 »

快速发帖

还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-10-29 19:48 , Processed in 0.070161 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部 返回版块