在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2282|回复: 2

[求助] 使用spartan3的MIG生成的DDR2控制器如何写满整个DDR2SDRAM

[复制链接]
发表于 2012-8-24 02:37:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近用的spartan3外接2片16 Meg x 16 x 8 banks是DDR2芯片,构成32位宽的输入存储空间2G的DDR2SDRAM,现在用生成的核时自带的example design在硬件上能够正常跑起来,没有误码了,生成的核时选择的突发写BL=4。
      测试用例是循环的写5个burst,然后再读,现在我想将DDR2 SDRAM写满整整2G的数据,手册中关于写操作时序有这样一句话:Back-to-back write operations are support ed only within the same bank and row。如果我每次写144个burst,先写bank0的第一行(写满1024列)写满,然后再写bank1的第一行,直至8个bank写满,再写第二行,依然如此这样交叉写满8个bank,
在每次写144个burst时,若遇到bank切换的时候会出现什么问题吗?还是不用管直接写,地址每次递增就可以了?
DD2芯片的地址关系如下:
Row address:A[13:0] (16K)
Bank address:BA[2:0] (8)
Column address:A[9:0] (1K)

大家是怎么操作的?  行切换 仿真却报错,说什么memory 溢出。。。我现在是把testbench中的代码修改了弄的,还在惊醒中,,感觉自己还是太弱弱了。。。
发表于 2012-8-24 10:42:57 | 显示全部楼层
burst操作应该是不能跨bank的
 楼主| 发表于 2012-8-27 00:22:12 | 显示全部楼层
en,我每次 换行和换bank时,就跳到空闲状态,DDR2控制器的 IP核会自动充电 刷新什么的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 17:47 , Processed in 0.045150 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表