在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
[资料] 倒数的近似实现,教你如何用乘法器实现除法  ...23456 wangxuede220 2010-10-17 5618559 ASIC_design 2018-11-28 10:30
Nios II的Boot过程分析.pdf  ...234 feng2003 2007-9-19 309121 hnulht789 2018-11-28 10:00
[资料] 电子版《MATLAB遗传算法工具箱及应用》  ...2 yangjing113 2010-3-2 1810944 edwardk 2018-11-27 18:40
QUARTUS8.1及配套开发软件全套下载(含破解文件)  ...2345 BSZ318 2009-5-2 4422624 honglin23 2018-11-26 15:25
[资料] iic总线学习心得(包含IIC、SPI、 can)  ...23 lk200603 2013-7-18 259918 novel_qin 2018-11-26 09:48
[ebook]Fundamentals of electric circuits  ...23456..8 eexuke 2008-11-10 7419091 yuanpin318 2018-11-26 09:10
【M. K 2006】VLSI Test Principles and Architectures: Design for Testability - [阅读权限 10]  ...23456..17 benemale 2008-6-3 1671304 jxli99 2018-11-23 15:51
[资料] IC设计经典教材简介  ...2 徐健 2010-11-16 1511325 logicfarmer 2018-11-23 09:53
[资料] 8b10b编解码器源码  ...23 balsampeer 2010-12-27 248772 zhanweisu33 2018-11-23 09:28
[原创] TOE(TCP/IP Offload Engin)技术付费咨询 houzhen1107 2018-11-23 01893 houzhen1107 2018-11-23 08:56
[原创] 数字集成系统设计-清华大学-张春-2013年春 liandxue 2013-5-15 23036 yzx90333 2018-11-22 23:44
[资料] LEF文件格式  ...23456..10 usb_geek 2010-1-25 9028143 milan2207 2018-11-22 15:16
[资料] 分享 精通Verilog HDL:IC设计核心技术实例详解  ...23 a200556220407 2015-8-5 257902 babikambing 2018-11-21 23:19
数字系统设计教程 (夏宇闻 ) 源代码  ...2 panwei3000 2008-6-1 135416 zgy_chenxin 2018-11-21 20:48
重发《精通Verilog HDL:IC设计核心技术实例详解》5M压缩,省钱!  ...23456..22 Patrick520 2009-8-10 21232527 zgy_chenxin 2018-11-21 20:46
[资料] altera 时序约束官方资料  ...2 fydb 2010-12-29 165361 zgy_chenxin 2018-11-21 19:16
华为同步电路设计规范.rar  ...23456..13 风云子 2006-10-20 12927196 zgy_chenxin 2018-11-21 18:57
USB_BLASTER全套资料  ...23456 twzh 2008-1-23 5415571 zgy_chenxin 2018-11-21 18:51
[资料] Quartus II 12.1 CRACK Quartus_12.1_x86破解器(内部版)  ...234 lan54160 2013-1-28 3218913 zgy_chenxin 2018-11-21 16:27
异步FIFO结构(极品资料 中文版)  ...23456..60 wuzhe 2006-8-4 59678849 zgy_chenxin 2018-11-21 16:24
见过最好的讲异步FIFO的文章 (中文版)  ...23456..33 panwei3000 2008-6-13 32753222 zgy_chenxin 2018-11-21 16:20
[资料] quarters 15.0安装包和破解包 juntaylor 2016-5-11 73287 zgy_chenxin 2018-11-21 16:08
IC设计人员必学的脚本语言资料  ...23 xchuang19 2009-4-17 218040 edwardk 2018-11-21 13:40
[资料] ddr控制 - [阅读权限 2] xmxn3559 2016-12-8 9179 zgy_chenxin 2018-11-21 10:56
SystemVerilog Assertion  ...23456..7 gentlepig 2007-4-1 6317132 ra3d 2018-11-21 06:40
可综合verilog语法下载  ...23456..14 haleichen 2008-3-22 13931358 zgy_chenxin 2018-11-21 00:42
[资料] [分享]Altera FPGA设计时序约束培训资料  ...23456 haoxudong 2010-10-9 5417491 zgy_chenxin 2018-11-21 00:30
[资料] 倍频电路的设计  ...2 signallv 2010-9-17 159938 zgy_chenxin 2018-11-21 00:24
[资料] 高级FPGA设计结构、实现和优化  ...23 mosou 2015-5-29 207834 zgy_chenxin 2018-11-20 23:31
[资料] Mealy和moore型状态机的主要区别  ...2 lhrace 2011-12-10 1214254 zgy_chenxin 2018-11-20 23:01
[原创] 高速数字电路设计(完整版)  ...23456..7 zhangybg302 2010-10-16 6716459 zgy_chenxin 2018-11-20 20:07
mcu verilog code  ...23456 ysy722 2009-3-24 5716328 Ryggeor 2018-11-20 19:37
[资料] QAM测试标准和方法.pdf 52rd 2010-6-3 32809 caltech_usa 2018-11-20 15:26
8051ip 核 (无内容)  ...234 xxlangyun 2005-7-24 3511028 jeffej 2018-11-20 13:44
对 z1222499 补偿 8051 Core tomvsjerry 2004-1-14 53731 jeffej 2018-11-20 13:38
下一页 »

快速发帖

还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-10-4 03:17 , Processed in 0.039331 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部 返回版块