在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: liuchuanfeng14

[原创] ADPLL博士论文

[复制链接]
发表于 2015-12-23 09:44:44 | 显示全部楼层
我接触到的从模拟电路系统转到数字电路系统的设计中,最大的困难都来自于ADC电路的精度及延时。这个几乎是所有的相似系统遇到的通病。归根到底还是ADC/DAC不好做
 楼主| 发表于 2015-12-23 12:32:22 | 显示全部楼层
回复 40# wandola


   如果占空比不是50%,量化出来的TDC输出会有误差,因为量化的周期不对。然而,这个问题不大,因为当环路锁住时,这只是一个固定偏差,只会稍微影响TDC在环路中的Gain,环路响应特性会发生一些变化而已。   其实你也可以去量化第一个1至0和第二个1至0之间或者第一个0至1和第二个0至1的延迟时间,这数字verilog比较好实现的,当然你的TDC延迟链的级数要够!
 楼主| 发表于 2015-12-23 12:33:26 | 显示全部楼层
回复 41# xuriver2012

同意!
发表于 2015-12-23 18:46:46 | 显示全部楼层
谢谢楼主的分享...
小弟不才, 冒昧的问一下CDR是不是也能通过全数字实现呢?
 楼主| 发表于 2015-12-23 22:19:44 | 显示全部楼层
回复 44# IC_ant


   不好说,没做过CDR。。。
发表于 2015-12-24 12:36:10 | 显示全部楼层
回复 44# IC_ant


   CDR可以数字实现(前提是CDR低速),我们实验室时钟频率300MHz的CDR是verilog写的,工艺65nmCMOS,就流片结果来看还不错PS:无论是基于PI的CDR还是VCO的CDR,高速部分肯定还是要模拟实现的。
发表于 2015-12-24 17:37:46 | 显示全部楼层
The performance is very good.For bluetooth application, it is alreay good enough.
发表于 2015-12-24 17:41:42 | 显示全部楼层
Your spur is not good, mayebe it relates to the mestability in your clock synchronize sch as your paper 77 page mentioned.
 楼主| 发表于 2015-12-24 19:37:29 | 显示全部楼层
回复 48# bright_pan


   Firstly, thanks for your encouragement. Actually, the spur is not much related to meta-stability of D flip-flop. The spur in my measurement results is caused by the delay mismatch between high speed counter and TDC, as described in 5.2. In addition, with some other coupling issue, the fractional-n spur will become much large.
发表于 2015-12-27 12:18:05 | 显示全部楼层
俞博你好,我注意到你在DCO layout中把电容阵列放在了电感的两侧,没有相对电感保持对称,这样不会对DCO的性能有影响吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 13:54 , Processed in 0.021731 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表